找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

关于DDR时钟的Xnet的差分对设置问题讨论

查看数: 1208 | 评论数: 6 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2012-11-8 15:46

正文摘要:

这几天在做个板子,DDR2的时钟CK,CK//都串接了33ohm电阻R1,R2,且并联了电容C1及电阻R58.我已经设置好了Xnet。但在设置差分对的时候,在Xnet中出现很多pin pair见图1,但Xnet CK又要做为address及DQS的参考。那我怎 ...

回复

kinglangji 发表于 2014-7-3 08:27
一般情况是设置pinpair 然后对其设置matchgroup..还有一种情况是你布局时候,ddr差分都是对称的,你布局时把旁边阻容上的线都做成对称的,他自己就等长了,然后设置时候就随便设就可以了
szc1983 发表于 2014-7-3 02:34
顶碰到同样问题
cadence_wzh 发表于 2012-11-9 08:47
学习中!
wy77929 发表于 2012-11-9 07:55
dsws 发表于 2012-11-8 17:10
& `- w2 S: E4 k) S: Z, Q* ]创建你需要PIN pair就是了

' i* c  F( ~! A' A8 V, r2 L我用的是15.7,在差分对里面不能创建pin pair。多余的pin pair有DRC错误显示在板上。不知道能否用拓扑结构来解决。
dsws 发表于 2012-11-8 17:10
创建你需要PIN pair就是了
kley 发表于 2012-11-8 16:09
这个不用删除吧!
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-10 00:26 , Processed in 0.059598 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表