找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

PCB Editor的DRC错误

查看数: 518 | 评论数: 7 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2012-7-16 10:14

正文摘要:

大家好,本人在导入网表后,PCB没有提示有错误;但是当进行约束管理器的约束规则的设计后,出现了如下的DRC错误,但是我不能判断为什么会这样。现在特地来请教大家。图如下:

回复

ji_wei_li 发表于 2012-7-17 11:47
谢谢大家啦
* |3 ~8 C2 ]* x6 V这个问题可以等到布线之后再看,对当前的DRC不必过于在意。
wzwang2000 发表于 2012-7-16 14:00
ji_wei_li 发表于 2012-7-16 10:35 3 X) a: j5 `0 g% d2 y- D, o
是Electrical  中的最大最小传输时延,有问题,但我不太清楚这是否有很大影响& c( S. \2 S. N5 F. o
因为有的地方好像说影响不大 ...
* g2 O5 D' H/ r% _+ P
你的信号线如果不是很担心延时的问题,这个可以不用考虑,一般不会大于10ns,也就是说你设置最大值为10ns,肯定是够用了,一般为零点几ns
wzwang2000 发表于 2012-7-16 13:58
哦,我又仔细看了下,原因找到了,bga封转的孔实际是在表层的,比如说top层,然后你放的电阻或电容也在top层,两个挨的太近或重叠了,所以报错。
wzwang2000 发表于 2012-7-16 13:55
ji_wei_li 发表于 2012-7-16 10:35
  Z5 y) E& \6 R$ }( E  }是Electrical  中的最大最小传输时延,有问题,但我不太清楚这是否有很大影响
6 ]1 N" C% q$ H因为有的地方好像说影响不大 ...

  K" X+ _2 u. z2 \# x3 Q, T) R6 j最大最小延时只是针对信号线而言的,与引脚没有关系,你首先检查下你的引脚所连的net是否跟原理图一样,如果一样,那应该就是你的constraint设置的问题,看看孔与孔的间距是否跟你想要的一样,
ji_wei_li 发表于 2012-7-16 10:35
是Electrical  中的最大最小传输时延,有问题,但我不太清楚这是否有很大影响
2 d0 Z1 X7 T9 w) Z- U! |因为有的地方好像说影响不大
8 G& k8 L. o: W: m0 l( G我这个地方搞不太清楚
5 v! H& t2 y. x& Y所以想请教大家
redeveryday 发表于 2012-7-16 10:28
这种E/D的DRC好像可以忽略的吧。
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-10-19 09:31 , Processed in 0.063581 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表