是否只要元器件封装对应时就可以忽略? |
问题没解了吗? |
此问题没有人进来给指点下吗? |
本帖最后由 jacklee_47pn 于 2011-4-1 10:36 编辑 * f3 S- [9 g4 N4 m7 x) y- Q 沒遇過這個問題, 上傳文件請大家幫忙吧. |
问题已解决.TKS.& G# s# X1 N0 M& p: ] 另一个问题了: 在画地址线的时候,连BUS busentry时,place wire时候,接到IC 一端的时候会有2个重复的junction(点不掉).而且在拉动wire连接时出现惊叹号.IC的pin property跟总线port属性已设置好. |
其實這要整體性的考慮, 不是只有單純修改 PORT 就可以解決, 另外也要注意元件的 Pin (properties). 只要一個環節有問題, DRC 都會出現線警告.7 r2 r( x: }# j- l 通常有許多人, 會將 PORT 或是元件庫裡面所有的 PIN 都設 passitive , 這樣就永遠不會出現這個警告, 但是相對的不會真實的檢查出真正的接錯(例如:兩個PIN都是 input 沒有 output). 印象中 OFF-PAGE 沒有 input/output/passsitive 這個的 property 可以選擇. |
多谢,jacklee_47pn 的答复! 那这样我是否是把总线的 PORT OR OFF-PAGE 设置为 passitive可以避免这个错误吗?& Z& Y+ T% o3 f1 h |
補充 DRC Matrix 圖片. |
DRC.jpg (99.04 KB, 下载次数: 3)
應該說是你建立元件庫的 PIN 的屬性, 有依照Datasheet所說的去設定雙向輸出 (尤其是MCU) , 當雙向的 PIN 接到一個只有輸出PIN (例如 GIPO PIN 接到一個輸出PIN ), OrCAD DRC 會顯示警告.+ S1 ]- W: F5 O 3 ?+ \- @8 n. v( g0 D 這警告其實可以在 DRC 裡面 ERC matrix 去設定忽略(不要W 和 E), 要不然就忽略不管這個警告. |
没人知道吗?在线等..TKS |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-6 22:25 , Processed in 0.059695 second(s), 38 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050