找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

高速电路晶振问题

查看数: 2520 | 评论数: 17 | 收藏 1
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2010-7-26 00:01

正文摘要:

在高速电路中晶振的地线可以直接跟电源地连接起来吗?还是要通过什么方法隔离一下?

回复

cccccc32 发表于 2011-4-6 15:58
学习了!!!!!!!!!!
rubbishman 发表于 2011-4-1 10:11
学习了,谢谢
clp783 发表于 2011-3-6 16:26
来看看
苏鲁锭 发表于 2010-11-23 12:21
回复 shark4685 的帖子# B% B9 K# [( e' o4 R

, F0 {' |5 N# y! Q  }非常感谢!% D( q4 r% w2 w4 B2 {
shark4685 发表于 2010-11-23 11:35
本帖最后由 shark4685 于 2010-11-23 11:49 编辑
1 Q/ d0 [4 U& P: I2 M9 |4 u# s
! T+ w& I- }) K0 E: M2 @3 ]% f无源晶振有个重要的参数是,所接电路负载电容值,选择与负载相同的电容值相等的并联电容,就可以得到晶体振标称的谐振频率,1 D2 }% z& a& w3 C3 [. k9 {6 ]
' d! {# v+ V; W9 X) h
一般的晶振的负载电容为15p 或者 12.5 P.如果再将元件引脚的等效电容考虑进去,则我们选择两个22P的电
. L: L3 z! L8 m: O  ^7 X! R
3 m/ J! [& l+ P2 Y! e
容并联到地,就能很好的解决晶振的问题!7 X3 ?; P) _  }9 z$ K
; e7 R% F' w, h
在设计方面参考下面的图:8 ^! n4 c. u$ C. p8 L
0 l+ x5 G* [& |) G

jz.JPG (37.72 KB, 下载次数: 3)

jz.JPG
苏鲁锭 发表于 2010-11-23 11:00
回复 shark4685 的帖子2 k$ e0 q% A$ l  J

& X* a- P5 ^6 y0 z1 q; k请问无源晶振下边的两个电容起什么作用?0 `4 i; S' Q- |4 D. x
晶振,两个电容,芯片他们之间的位置,顺序在布局布线的时候有什么要求么?
# @( X3 c1 C! @# Y) `& a谢谢!' S/ c; w# z- ^' W; e0 ?, C
yjc68 发表于 2010-11-23 09:10
学习了
doya 发表于 2010-7-27 11:54
LC滤波电感后面一般会有两个电容,一大一小。建议这两个电容分别打孔与GND连接。
) l! c+ T- T  J' c; u+ D布局顺序是电感-->大电容-->小电容-->晶振。
andylau201088 发表于 2010-7-26 21:47
回复 8# doya
+ o" H3 R+ R2 A1 A% c
0 n2 ]+ w, X/ W打过空到地不是直接跟电源地相连吗?
mikle517 发表于 2010-7-26 20:36
有源晶振电容的地,建议分别打孔与地平面连接。不要共用地过孔。
+ _+ R+ \% n% C2 j7 K+ a: W5 Gdoya 发表于 2010-7-26 14:02
7 o! Q- I0 \9 I# n: Z
为啥?
doya 发表于 2010-7-26 14:02
有源晶振电容的地,建议分别打孔与地平面连接。不要共用地过孔。
jungle1120 发表于 2010-7-26 13:21
回复 4# stupid # g3 M# e8 i5 |( G0 E4 g/ k
* E- j2 q5 d6 [3 P* c4 ^

" a( ~3 j; Y5 [; a1 V  \6 B- P    请斑竹明示!
doya 发表于 2010-7-26 10:08
有源晶振我们统统使用π型滤波。
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-13 12:05 , Processed in 0.064892 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表