恩!我现阶段是用的无损单端线,因为没的模型,用的ALLEGRO自带的传输线模型. 我在去看看眼图!刚学.所以不太会看眼图!还以为波形有问题 |
哦!我去看看!谢谢哈! |
有几点问题: 1.你的传输线用的是无损单端线,topology中并不存在耦合有损传输线,我初步估计你应该是布线前仿真,如果是这样的话,应该把你提取的losses lines删掉,在SQ中添加无损耦合传输线或有损耦合传输线; h/ ^8 h" \, u 2.波形范围有-2v-2v,你仔细看下,它们都是diff信号,即两个信号电平相差计算所得的信号,你应该是在看眼图,眼图最好只看diff信号,并且把pattern设得长一些* b1 ~& H4 |' y ' t# z4 t4 O1 {8 b6 D+ D3 C 3.DDR2吧?波形很帅哦,呵呵 |
袁荣盛大哥真是好人啊!这摸耐心的给于指导!在此谢谢了哈![]() |
在提取topology之前在Allegro中设置Perference InterconnectModel中的最小耦合长度(Min coupling length)设得小一些& Z5 R: y) i }0 C5 p# x 比如20mil |
按照你的说我在IBIS模型建立了差分网络,转换成DML后也能搜索到DIFF,提取拓扑后还是和最上面地那个图形的拓扑结构一样,就是不晓得怎么设置去仿真差分线 |
在线座等袁大哥指导![]() |
不会修改CPU端的差分线,它的IBIS模型没有定义差分对,应该怎么修改啊!我下面附件里有CPU的模型!帮忙看看吧!谢谢了 |
45.09 KB, 下载次数: 19, 下载积分: 威望 -5
这是DDR端设置差分buffer6 R `2 K. }; j1 X! p0 P0 K6 v& A/ v CPU端对应的引脚也要设置为差分buffer才可以提取 |
哦!好的谢谢了!我在去试试!谢谢 |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2025-4-18 09:22 , Processed in 0.061451 second(s), 37 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050