本帖最后由 泡泡_X84gB 于 2018-2-28 15:50 编辑 a2251247 发表于 2018-2-28 13:30 s" h2 v4 i( G 板太厚了,板层介质也厚。你再用1/3OZ去控,影响阻抗的因素就是线宽和相对参考层的高度。现在你板子厚,所以相同阻抗线会宽一点,如果要加大阻抗。你只能减少铜箔厚度。- ^ f: g% d5 ^0 T% H4 w |
這侽孓譙悴丶 发表于 2018-2-27 17:58) S" I$ _5 R5 K 内层走线 线宽4 包地4? 像RGMII那些一组很多条信号,我看很多板都是不包地的。 |
a2251247 发表于 2018-3-2 10:38' n0 W0 C, j% s 不好意思。我做手机的,可能把国内想的太美好了8 g/ G& ~4 f6 e/ b- E2 V! ]8 |, k |
泡泡_X84gB 发表于 2018-3-2 10:33& D( c9 i7 T9 X+ x 华为的供应商跟我们有得比吗。。。如果可以3/3,都不用做HDI板了,更别说2/2的0 n; P) p9 g( `2 R3 ~- @$ m |
a2251247 发表于 2018-3-1 18:022 y0 a) Z. T2 k4 N1 {8 U& } 目前板厂做的线宽间距 3/3是很常见的,成本都不增加。华为的高端都已经要求板厂做2/2了 |
:):):):) |
泡泡_X84gB 发表于 2018-3-1 15:383 w# P% r4 d9 A2 K( l+ h 可以, 但是我看你这个图。是L1 L4 L6有阻抗线,但是我要L1 L2 L5 L6阻抗线,而且其中有些线宽太细了才3mil,很极限4 {7 @4 P- d) U5 c4 E0 z v$ _ |
可以让板子变薄吗?
|
a2251247 发表于 2018-2-28 19:05 线宽变细也可以增加阻抗 |
a2251247 发表于 2018-3-1 11:30# i9 O3 I1 [3 u) U 问问板厂吧 |
/ U9 S& o% w' ]6 S/ Z- l8 z 没有,0 R5 Q# M* t7 X5 F5 e |
a2251247 发表于 2018-2-28 19:05 可以让板厂给叠一个看看,列出你的大致要求。6 [+ ?; H- v8 ]3 p2 k9 N7 s |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-10 07:33 , Processed in 0.092038 second(s), 45 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050