EDA365电子工程师网

标题: Allegro Sigrity OptimizePI Training(四)仿真优化结果查看 [打印本页]

作者: 樱桃海弥    时间: 2016-7-29 17:01
标题: Allegro Sigrity OptimizePI Training(四)仿真优化结果查看
Allegro Sigrity OptimizePI Training(四)仿真优化结果查看
+ q6 j2 y& R- z7 H/ E* l9 k
本文大纲
1. 去耦电容仿真设置(一)
2. 去耦电容仿真设置(二)
3. 去耦电容仿真设置(三)
4.仿真优化结果查看

( ^. u; o& ~0 A8 `. `
- m4 z& g3 u& D! R8 [3 Y1 _- M5 R4 h0 \( ?
关于OptimizePI
      去耦电容的优化需要综合考虑PDN的性能和成本因素,在目前的PCB或封装设计中,往往存在PDN电源噪声(包括低频和高频)超标、性能不满足设计、成本较高等问题。随着设计变得越来越复杂,电容的位置和容值选择往往大大超出设计人员的经验。
       OptimizePI提供业界第一个能够综合考虑电源PDN性能和成本的解决方案。OptimizePI使用专利的电磁分析和优化算法,可以快速、准确地进行电源分析,自动排列组合去耦电容的容值和位置,提供兼顾性能和成本的电容优化方案,根据优化的不同目标,帮助设计人员在成本、空间、数量和性能之间做出权衡。OptimizePI提供交互式的优化结果后处理,方便用户直观地选择优化结果

* A5 s3 r! h0 I" l0 Q. x) b1 C; w% X- T  ?, E8 F  b6 d" \1 q
仿真优化结果查看
1 [; V! s/ T% n% N1 p
* n* ]: Y0 E( }& i. u! d! b) t
本模块用到的PCB案例:
1. 6层PCB设计,第2层是地平面、第5层是电源平面
2.1个电源网络:VCC(红色显示网络)
3.1个地网络:GND(绿色显示网络)
4.1个VRM、5个IC器件(阻抗观测点)、28个去耦电容
3 i  g2 V+ ]6 ]# _0 w& k

6 }0 @6 d6 r" ]% a) o0 N& D. m! \$ ]# s- Z* O
2 ?. _- _) Q8 G
本模块中,我们将会用OptimizePI分析不同的电容滤波方案对几个IC器件的电源阻抗的影响,从OptimizePI推荐的方案中选择合适的方案优化PDN设计。

$ q% [4 d/ _; S
30. 在仿真结果区域上边的下拉列表中,选择All Observation and VRM Ports,显示所有观测点位置的阻抗。(没有修改的话,默认显示的是第一个观测点的阻抗)

6 ]/ m2 \/ ]1 W9 f* ?

! X; D6 \  r9 E& M2 R
31. 在左边的电容方案列表中,用鼠标或者键盘的方向键,浏览不同的电容方案,在右边的窗口观察相应的综合性能、电容成本、阻抗曲线的变化情况。把鼠标悬停在电容方案列表区域,可以查看对应电容方案使用的电容类型和数量。
0 i0 A( y: I; O. C3 i
以Scheme 37为例,在性能vs成本曲线窗口,可以看到这个方案的PDN性能和电容成本都优于原始电容方案。在频域阻抗窗口,可以看到在100KHz-100MHz频段,这个方案的阻抗曲线比原始方案更平坦,平均阻抗也越小。
/ p- x9 q6 k, ]
' o* z& E3 `. L- i* x
32. 在Workflow中选择“Export Scheme Data”

" l' b4 d( ~6 o, S( `# b
; Z' Q- J: s. `
在Scheme Data Export窗口,选择Scheme 37,输出这个方案的电容优化详细结果。Output Files勾选“SPD File”,输出电容优化后的spd文档,勾选“Placement Table for All Optimization Schemes”,输出所有方案的电容配置表格。点击OK确认。
/ l) J9 I8 v% n

% x* J3 e/ E0 I1 U+ z
在弹出的“Comment for BNP File”窗口输入注释信息,点击OK确认。
. u3 ?( Q3 T3 G5 R, V

& m! v# j6 J+ j- P  B
33. 查看D:\Training\Sigrity_OptimizePI\Lab\Module1\demo\目录下的输出文件如下。
demo_Device_Optimization_OptimumDefault_Scheme37_Decap_Report.txt:
: I' p  {: S* O+ H/ u& R  X0 h
1 \+ ~5 w! G/ X6 E2 t
demo_Device_Optimization_Placements.xls:

$ W# j9 S$ L: Y4 v, D4 J
( Y" j6 e5 K" r4 h9 P& E( f& W% G. F
34. 在Workflow中点击“Draw Capacitor Placement”,Color Map选择“Capacitor”,查看对应方案的电容分布。
9 r- C9 z7 v2 S) y, Y% |0 n
# G- R( l& A( \* ^  h5 `

9 r/ N" Z9 o3 A  q5 S- b  U9 X# N
可以在色标条区域右键菜单选择用Log Scale或者Linear Scale显示电容容值。
% e% o$ j  ]. I' Z+ }

' H2 i! O# L% a
35. Color Map选择“Loop Inductance”,查看每个电容的fanout环路电感大小。
7 k* x/ g* K$ b7 r) f
, n. i' L0 _/ z
36. 在Workflow中点击“Create Report”,选择需要添加到报告中的内容,点击OK生成报告。

& A* V* e- R* p 8 ~* s4 f, F% w. s( `

5 }9 S# C7 L' _$ l) H) |$ ]5 x
0 J$ T* f; @% g# a: X9 f+ h# ?
37. 查看仿真报告内容如下。

) h/ Q; m' x6 m& `, T- x6 ?
; R% D/ \3 k$ v5 S( C
* B' r- J% H, r5 s7 T1 D5 U$ p" k! F" z

" G& i7 }3 a6 K) s( y$ `- r" z& o0 ]  ?
% y( |6 C& P: q3 }' G6 c' y0 H+ g2 l
38. 在菜单栏选择File->Save As(*.htm),保存仿真报告为“OptimizePI_Device_Optimization_Report.htm”。

1 @2 C; h& N: h

0 r3 R& I. e2 V) x9 I
39. 点击软件右上角的图标 ,在弹出的对话框中选择保存并关闭软件。
/ B0 h  U/ }: G4 \
-----本文完----
- o- i/ j# L& R: r9 w
% X6 R, v+ j  K

2 F9 m' r3 ]' ^+ Q' q' a0 c; F0 Q1 ^  ^! F( {7 b5 ]

* u  a2 G) _& _+ j7 r& m% v
作者: hpuyuxuan    时间: 2016-8-16 17:34
学习了,非常欢迎版主基础性的文章,版主真的辛苦了,写了这么多教程,是我们这些初学者的福利呀。版主可以出书了。
作者: deado    时间: 2016-9-7 16:21

3 y  I1 n7 _, k& p& g" |0 t( o: U果然是神key!谢谢楼主分享!
作者: billgong168    时间: 2016-9-18 14:18
受益匪浅,谢谢。
作者: siriusran    时间: 2016-9-18 17:48
謝謝分享
作者: solarengin    时间: 2016-12-8 16:30
厉害
作者: lien0929    时间: 2017-2-9 16:35
谢谢分享
作者: xrd6688    时间: 2017-7-27 16:42
谢谢分享
作者: Able    时间: 2018-7-6 15:01
多谢版主




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2