IO口里面一般是开关,当断电后,开关就断开了,开关后面没有能储电的器件,所以基本不存在你说的电阻对地放电时间的计算.... |
这个貌似和你的电源系统的容性负载有关系。 |
元件、IC、走线等寄生电容加起来的C再与这个10K去计算吧。。。 |
10K下拉是为了确保上电到控制IO口初始化成功之前的低点平,如果关闭使能,LDO输出下降的慢是因为输出端消耗电容里的残留电荷太慢 |
电阻放电?计算时间? |
rc才会延时 |
yiyi305 发表于 2015-12-15 11:46 因为你是IO口输出高电平控制这个,所以不清楚内部是如何的。. i6 A4 f& _( J; Q1 U; H" e2 A 猜测你的输出是推挽的,所以加了这个10K用于开机的时候,对于电源IC的CS是确定的下拉电平。 |
fallen 发表于 2015-12-15 11:24 B5 c$ @' _5 I- d {; W- j 没法计算吗?如果没有这个10K电阻,断电后不会马上变成0V吧。 |
放电?!! |
这个是放电的么?我记得是稳定控制信号的,哪个大婶详细解释下,搂住把datasheet发出来。。。麻烦了 |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-13 06:57 , Processed in 0.061486 second(s), 39 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050