abiare 发表于 2015-3-26 09:21 我图中紫色部分为 器件的真实此寸(和 3D 图形也是吻合的),绿色框显然是大于 实际尺寸的,6 a, h* Z! a+ Y- C/ `6 g 可能用于后期工艺说明等用途。( [& l _3 L% P* W; v 3 l# W9 C% K7 Q5 k( |( y 经过你的补充,这个帖子应该完美了 ^_^^_^- @ g* D/ K6 B% M |
abiare 发表于 2015-3-26 09:42 有些不是固定的(可以自定义,但随大流更好些),3 ~8 E% o( Y) a1 L) b9 P( j 这个描述符合 altium 的行规吧,感谢分享) w' {# i( y$ w3 Z a& ^1 h& q9 c |
有时为了方便区别,电阻 和 电容 用不同的外形来定义2 B- ?4 l5 C4 u |
abiare 发表于 2015-3-26 08:46 没让你看 3D 图片 (无结构师的配合通常很少关注3D描述), 你不妨看看我昨天附件中 Chip_Resistor_N.PcbLib 里 的 RESC2012N 来理解6 J6 ?+ ]+ l2 e$ O9 P1 R ) J+ C. C5 w# _ $ a2 h* c, ^7 a2 g 不同的应用软件 层的名称会有所不同,关注外框自然有你所期待的原因,比如是为了做某些 规则检查,如果方便,不妨把你看到的相关内容也一并发上来让大家参考.... |
wanghanq 发表于 2015-3-26 00:164 C ~ @. x0 t/ _9 H) G- Q) H9 d 兄弟,能否明示一下,这些3D图我会看啊3 u8 \6 ?6 z8 ^ 为什么我要问元器件的外框图在哪里画,在哪个层画,我的想法是通过画外框图,后面在布局布线时,外观图就是实实在在的在那里,布局布线时便于即时知道是否违反了元件与元件之间的距离规则检查, P6 r% D4 t0 t. I3 F |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-10 13:52 , Processed in 0.065986 second(s), 43 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050