找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

第一次画DDR2,没有经验,求指点!!

查看数: 931 | 评论数: 15 | 收藏 5
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2015-1-30 14:57

正文摘要:

本帖最后由 零零落落 于 2015-1-30 14:57 编辑 / p, M; l, r7 t# z: K& m5 K) U4 y # Z# Z. y; X/ p0 Q* v3 b& c 说明:   信号层1:  E$ g& J1 b7 H6 ~, O( l (1)为时钟线CK_P和CK_N,规则 ...

回复

霹雳风雷 发表于 2015-1-30 16:23
说明:   信号层1:6 ^; F9 v: _6 C9 O
( t( z7 o( T  r* i(1)为时钟线CK_P和CK_N,规则设置为,线宽6mil,差分对内线间距为6mil,差分对于其他DDR信号间距为20mil,走线长度CK_N为1406mil,CK_P为                1408mil。 ! U* [; d+ ]9 y0 E8 T
线宽是要算阻抗控制的,不知道你6mil有没有考虑,线间距是要考虑串扰等SI问题,不知道你是否有客户的要求         ) g0 J2 e' F9 n( O
(2)为数据信号组,DQ0~DQ7、DQS0、DM0,线宽为6mil,组内走线间距为8mil,与其他DDR信号间距20mil,走线长度以时钟为参考,±10mil3 U" m; D7 Y" |) w( M$ {
: w0 L9 \3 S% g2 u( R7 }Bus和差分信号最好在同一层出线,其他没有问题
7 x9 f; N! a4 G# f* L(3)为控制/命令:RAS、CAS、CS等信号,线宽为6mil,走线间距为8mil,走线长度以时钟为参考,±100mil% D/ X3 O# m0 O( N, f. a1 `/ A/ U5 Y0 h- E$ w
控制命令不是特别重要,随便走走就好了,一般没有配等长要求: Z; p! q' [& N+ t1 t/ K
信号层2 @/ i2 ?* n# c5 i3 `
8 h$ K, ~: \9 S9 Q1 N8 Z2 U(4)为数据信号组:DQ8~DQ15、DQS1、DM1,线宽为6mil,组内走线间距为8mil,与其他DDR信号间距20mil,走线长度以时钟为参考,±10mil6 h/ B- Y5 R4 V. k% l
(5)地址线:A0~A12,线宽6mil,走线间距8mil,与其他DDR信号间距20mil,走线长度以时钟为参考,±100mil5 d1 t* `4 p$ K  G/ {8 ^0 x: r
地址线一般有等长要求,具体tolerance要看每个芯片的datasheet
3 W, G9 p. b1 m底层:6)VREF:线宽10mil; V* R# z$ U6 @* k/ ^. q
VREF不重要,基本10mil也可以了,如果是多个DDR2的公用的话,最好再宽一点

点评

多谢指点,一片DDR2的数据信号组,DQ0~DQ7 DQ8~DQ15分别在两层走的线,时钟差分线,底层连接一个电阻,这个用ALLEGRO等长约束的应该怎么设置?差分线出有过孔,这个算等长的时候应该怎么算?地址线有等长要求是以时  详情 回复 发表于 2015-2-2 15:12
第二点,有些线交差了可以换层吧,按你的意思换层后要快进快出再次回到同一层来么?  详情 回复 发表于 2015-2-1 23:44
零零落落 发表于 2015-2-3 10:02
owencai 发表于 2015-2-2 23:02
" m9 g" j: H; h0 Y楼主第一次都画的这么帅气,蛮厉害的,点个赞!

6 A7 m2 f7 e/ T不知道做出来怎么样) I# \: s" P% e" s) [
owencai 发表于 2015-2-2 23:02
楼主第一次都画的这么帅气,蛮厉害的,点个赞!

点评

不知道做出来怎么样  详情 回复 发表于 2015-2-3 10:02
零零落落 发表于 2015-2-2 16:51
霹雳风雷 发表于 2015-2-2 16:40
1 J* u$ H& }+ t2 u. L( T多谢指点,一片DDR2的数据信号组,DQ0~DQ7 DQ8~DQ15分别在两层走的线,时钟差分线,底层连接一个电阻,这 ...

$ T; s% F- B5 b$ e2 d' C9 ~. w多谢!!DDR2带端接电阻,等长约束设置是设置XNET,但是我这个差分队连在电阻两端了,然后在走到DDR,这个也是设置Xnet么,第一用ALLEGRO,就没弄明白怎么设置。我这绕线有什么问题么?十分感谢!!
! `+ Y4 ]# _) ?/ V7 c# r( W
霹雳风雷 发表于 2015-2-2 16:40
零零落落 发表于 2015-2-2 15:121 ]7 j' B! s2 C/ E
多谢指点,一片DDR2的数据信号组,DQ0~DQ7 DQ8~DQ15分别在两层走的线,时钟差分线,底层连接一个电阻,这 ...

( W% q: ]4 D1 P& x0 R3 g多谢指点,一片DDR2的数据信号组,DQ0~DQ7 DQ8~DQ15分别在两层走的线,时钟差分线,底层连接一个电阻,这个用ALLEGRO等长约束的应该怎么设置?这个你自己上网络上查找一下吧,网上很多的,这里说起来比较麻烦,
% ]( w& R: b0 `& j; @差分线出有过孔,这个算等长的时候应该怎么算?1 p, H  s% {' g; X
把孔的长度也计算了,在constraint中有个设置,实际上,对差分对来说没有什么影响,毕竟差分对都是同一层走,即使你要切换层的话,那切换孔的长度也是一样的。8 M3 U% w" O6 }/ d( a
地址线有等长要求是以时钟为参考么?! e! n; S8 C1 t/ U9 t0 q
随你,没有什么具体要求,可以不参考他们# j  `, F( S: c9 |- g1 @4 s8 j

+ {; R$ x8 F% h% d" ?( Y8 M& p3 l
( w7 Z5 E9 b% R( `

点评

多谢!!DDR2带端接电阻,等长约束设置是设置XNET,但是我这个差分队连在电阻两端了,然后在走到DDR,这个也是设置Xnet么,第一用ALLEGRO,就没弄明白怎么设置。我这绕线有什么问题么?十分感谢!!  详情 回复 发表于 2015-2-2 16:51
dzkcool 发表于 2015-2-2 15:29
零零落落 发表于 2015-2-2 15:15
0 K7 d3 U  c* ^( h$ J! `! `第一次画,不知道绕线有没有问题

! E) l9 g, A9 y* V+ G不错,很好,你做的已经很到位了。% n, N2 C/ A$ ~3 ]: p
零零落落 发表于 2015-2-2 15:15
dzkcool 发表于 2015-2-2 14:51
3 p, m4 {  x) t第一次能做到这个程度已经是非常人了
  t" Q: B8 ~4 G* w8 G
第一次画,不知道绕线有没有问题

点评

不错,很好,你做的已经很到位了。  详情 回复 发表于 2015-2-2 15:29
零零落落 发表于 2015-2-2 15:14
钟爱淡蓝 发表于 2015-2-2 14:13; J# h& [7 E% p! J; t4 ~
确定是第一次画DDR吗?很多人画过N次都没你这效果哦~~

$ Z# E* p! n% v8 T) B) q确定是第一次,第一次用ALLEGRO!!
3 W6 Z" B% k! F1 s9 U. u
零零落落 发表于 2015-2-2 15:13
yuwenwen 发表于 2015-1-30 16:30$ k2 B2 d% y7 K' M; `! K3 v8 E( Z
VREF最好在电源层分割一块给他。CLK线最好包地

* b; [- B/ V# v* K+ E6 q: d多谢指点,多谢!!5 {" T* m0 J/ P7 [, i
零零落落 发表于 2015-2-2 15:12
霹雳风雷 发表于 2015-1-30 16:23! l0 m, O7 p" C# ~  P
说明:   信号层1:6 ^; F9 v: _6 C9 O5 R, S6 o5 I4 z
(1)为时钟线CK_P和CK_N,规则设置为,线宽6mil,差分对内线间距为6m ...
. v. `# l6 L* Q* \1 {% R
多谢指点,一片DDR2的数据信号组,DQ0~DQ7 DQ8~DQ15分别在两层走的线,时钟差分线,底层连接一个电阻,这个用ALLEGRO等长约束的应该怎么设置?差分线出有过孔,这个算等长的时候应该怎么算?地址线有等长要求是以时钟为参考么?5 j* @3 G- p2 E: d2 W, C

点评

多谢指点,一片DDR2的数据信号组,DQ0~DQ7 DQ8~DQ15分别在两层走的线,时钟差分线,底层连接一个电阻,这个用ALLEGRO等长约束的应该怎么设置?这个你自己上网络上查找一下吧,网上很多的,这里说起来比较麻烦, 差  详情 回复 发表于 2015-2-2 16:40
dzkcool 发表于 2015-2-2 14:51
第一次能做到这个程度已经是非常人了

点评

第一次画,不知道绕线有没有问题  详情 回复 发表于 2015-2-2 15:15
钟爱淡蓝 发表于 2015-2-2 14:13
确定是第一次画DDR吗?很多人画过N次都没你这效果哦~~

点评

确定是第一次,第一次用ALLEGRO!!  详情 回复 发表于 2015-2-2 15:14
霹雳风雷 发表于 2015-2-2 09:36
myl593799546 发表于 2015-2-1 23:44
5 \# E2 K# C9 l9 A# C1 H7 s, G第二点,有些线交差了可以换层吧,按你的意思换层后要快进快出再次回到同一层来么?

4 \3 h# `' c. O3 S; i" e9 h每组线的数量不多,稍微绕一下,基本都可以出来的,自己尝试一下
myl593799546 发表于 2015-2-1 23:44
霹雳风雷 发表于 2015-1-30 16:23" {, S% P1 b& f9 Q* G# O2 g6 m
说明:   信号层1:6 ^; F9 v: _6 C9 O3 W7 q) C4 Y+ d  U6 z
(1)为时钟线CK_P和CK_N,规则设置为,线宽6mil,差分对内线间距为6m ...
1 X- Y, Q; R* v
第二点,有些线交差了可以换层吧,按你的意思换层后要快进快出再次回到同一层来么?3 R9 Q$ l6 K. I! T# q- i- g$ B

点评

每组线的数量不多,稍微绕一下,基本都可以出来的,自己尝试一下  详情 回复 发表于 2015-2-2 09:36
yuwenwen 发表于 2015-1-30 16:30
VREF最好在电源层分割一块给他。CLK线最好包地

点评

多谢指点,多谢!!  详情 回复 发表于 2015-2-2 15:13
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-13 07:59 , Processed in 0.084728 second(s), 49 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表