|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
上市时间2015.12.20,定价:48.00元* c8 H: l' ^% A0 H0 v/ j' x* g7 H
+ Z- f' ]8 c) q6 j【内容简介】' v$ p5 S# H0 |5 z w
3 s7 _( o ^. S+ j
本书主要介绍使用ADS 软件进行高速电路信号完整性设计的方法,包含13个工程实例,详细介绍了传输线阻抗分析、串扰分析、TDR 仿真、串行总线与DDR 总线、电源完整性、仿真与测量结合的设计与分析方法。本书的特点是以工程实例为主,结合理论分析,实用性强。- A L) k1 K1 a( O
本书适合从事射频电路设计与仿真的工程技术人员阅读使用,也可作为高等院校相关专业的教学用书。
4 L% B6 \1 A" a! l* \3 z, v
: l* [# a4 W; ^& j【前言】
! w) z3 G/ Z* P* A
; s" z/ e" d7 u3 c1 i数据传输速率的不断提高,使得信号完整性的问题变得越来越突出,借助于仿真工具进行信号完整性的分析和预测,已逐渐成为重要的设计手段。是德科技的ADS软件针对这一挑战提供了从通道建模到仿真分析再到测量验证的完整的解决方案,是目前市场上主流的高速电路信号完整性仿真平台。& [- `9 W, _ y1 F1 V
9 \% F$ w. M# |! v$ ]* p
在射频微波电路设计领域,ADS 软件已经被广大工程师了解和接受,国内也已有多部专著介绍了相关应用。但在高速电路信号完整性领域,目前的专著较少,希望本书的出现能够填补这一空白。
# q0 A$ b2 y) L- f( _
$ a. U9 u0 |0 w本书以案例为主,不包含信号完整性的基础理论知识。书中选择了高速电路设计领域的若干个典型案例,内容范围涉及传输线设计、连接器设计、高速背板建模与验证、串行及并行总线信号质量分析、电源完整性分析等多个领域。' f* v( h% t! O" }( e
( P9 O4 \% S6 |本书包括13个实例及一个附录。其中,实例1和实例2由赵晨星编写,主要介绍传输线阻抗分析方法;实例3和实例9由谢成诚编写,实例3介绍连接器仿真与TDR分析方法,实例9介绍光通道IBIS-AMI建模及验证方法;实例4和实例10由薛新东编写,实例4介绍高速背板的建模与测量验证,实例10介绍从Cadence版图设计工具Allegro导出版图至ADS 软件中进行仿真的基本流程;实例5和实例8由王熠编写,实例5介绍基于矢量网络分析仪测量的宽带PCB 材料参数提取方法,实例8介绍如何将高速实时示波器测量的波形结合实际芯片的IBIS-AMI模型进行接收的均衡和后处理,分析芯片内眼图和信号质量;实例6和实例7由张涛编写,实例6介绍如何将测量的CEI-25G-LR通道数据根据协议定义的规范进行一致性分析,实例7介绍通道仿真器的原理、设置及应用;实例11和实例12由崔梦编写,介绍DDR4仿真器及一致性测试的基本方法;实例13由陈哲生编写,介绍使用ADS进行电源网络阻抗分析的基本流程。书中除实例12外,其余实例都使用ADS2014?01版本进行了验证,这些实例在更早的版本,如ADS2012、ADS2013也可以使用。* ] U( F% N% Y
3 v' [4 Z5 w* o: L5 l
附录A中列举了22个常见的使用ADS软件进行高速电路信号完整性仿真问题,并逐一进行了解答。所选问题来自我的中国台湾同事林鸣志先生编写的《ADS信号完整性问题集》,在此一并表示感谢。
! O' w# E$ [) x0 R- H! m ; ]8 Z- {) R9 h, s
部分内容截图 H9 X: h `$ U& A3 o4 s: U
- F T" J' \, i 8 g5 u" Q: D, P9 h
![]()
z# t8 `# Z6 t6 g8 M3 o?
8 t/ M6 f* |( M8 B4 S2 T* O" ~+ s ' N6 r+ O* h3 r( u) `' [
) K& x' L/ M, g( F3 m7 ^
$ n" g5 w! J6 r6 u% J, m; F) ]
【目录】* t. e: B1 ~) i- _
8 z" W# q% s! k5 }, q7 M# o! `实例1 单端传输线阻抗分析$ u) V9 n/ _1 h8 y
1.1 创建 ADS 项目文件
+ m J, d- E: K' ]4 |0 g l+ S1.2 仿真电路建立3 B- Q7 n, ?8 S5 H A: X% y" l7 {
1.3 电路优化9 t; ]9 @ b% x6 M, ?& X1 i/ t2 F
1.4 版图仿真设定
4 i6 b( T, H9 k" D+ Q) a1.5 电磁仿真4 x+ f2 z" E$ }# A9 N1 y
1.6 CILD工具使用
! v. ?/ r. M6 A9 V实例2 差分传输线分析
) ^9 M2 Q7 p% l$ H5 ?0 X2.1 创建 ADS 项目文件, C1 n9 [9 W$ G2 L
2.2 差分线版图元件创建
6 y; K6 R2 m% q8 B) ~/ |# M2.3 差分线损耗串扰仿真5 u1 W1 k. F9 ~
2.4 差分线阻抗分析- s8 b3 \7 P3 S( p' z, r" R
2.5 单端S参数到差分/共模S参数的转换
2 z% B2 v. ?5 w( j" w2.6 SnP文件导入1 @6 T/ w+ M# l: u
实例3 传输线及三维连接器TDR仿真
! E# k# T' q" o7 ~3.1 PCB TDR仿真实验
& I E2 [9 n# J+ w3.2 PCB及连接器TDR仿真实验
) |+ w, W) T4 A6 r1 [, p实例4 基于测量的通道建模
$ G9 n' X2 M3 M9 q& i, e( B3 I4.1 通道测量结果显示+ v$ W" \0 t& e% @& T
4.2 通道时域特性仿真. W# h2 r& X5 B$ e5 t# A4 ^
4.3 建立通道模型
' o. ^ ?: j7 ]7 j4.4 通道模型的优化
0 n9 e+ _' H$ H/ B4.5 使用优化通道模型进行仿真" Q' w% z7 u. ~1 r/ E. u8 C
实例5 PCB板材宽带参数提取
* o- \- I. t7 a$ I1 E2 x5.1 测量文件的导入和验证( j5 H8 I8 K/ C3 }4 Y4 \$ W. g8 [
5.2 AFR和测量结果去嵌入# g, S! \7 [; ^/ b/ W B
5.3 介电常数拟合6 z% {7 @7 P; Y+ P# t: {
实例6 CEI-25G-LR通道特性一致性分析2 {1 c6 u2 N* {/ U. \
6.1 建立通道模型并仿真- R. ]3 H( {; x" j
6.2 通过AEL 脚本语言自定义测量函数
9 j9 B5 P; Q1 e" V' e+ o7 o& ]6.3 插入损耗曲线( @; M& C+ Y7 V4 D8 \9 w% s
6.4 拟合插入损耗曲线4 g9 d- G% I8 `' K# ?! @1 `
6.5 插入损耗曲线偏差# z) m6 i3 T( C7 f& i: y
6.6 回波损耗曲线
, u( n. p* {$ X6.7 综合串扰噪声
, i2 M( \6 W6 k9 u1 y/ G实例7 高速串行链路的通道仿真
J7 R& |# I8 O [0 E7.1 PCIE通道模型
) ]! W/ o8 G1 V! ^2 Q, R7.2 基本的通道仿真, B; m/ B! K0 W4 v/ o9 M
7.3 串扰(Xtalk)对通道性能的影响
' D( @) S( U1 _1 l4 g6 V# G1 K7.4 CTLE均衡
' f; `3 e X! l! v P1 \7.5 FFE均衡 ~8 x9 O( `) a# X/ f5 g# p) g c3 V
7.6 DFE均衡 P, z* @7 d+ D( j3 A. q% t0 c
7.7 通道的阶跃响应与冲击响应( E# v# [( e- z/ v% V8 y
7.8 IBIS-AMI模型仿真$ @) _, Z7 n% c% H+ E7 ?/ V
7.9 通道参数扫描与最优化
* d5 y7 |* V, P- O! M$ u实例8 使用IBIS-AMI模型分析高速串行链路实测波形+ `3 } c" n; l( f2 R6 C
8.1 测量波形
8 C3 p" r+ D/ o8 r0 E2 ]; }4 G8.2 通道建模- e }7 @& m- W) g! X8 f
8.3 模型验证4 [; T( F0 c8 D) {! P/ n/ j: W) L' F
8.4 AMI模型的后处理和分析# _0 U) L; ~/ p
8.5 扫描参数( P3 u2 Q5 i( a% ^& U) S
实例9 光通道IBIS-AMI模型创建及验证
2 e" n8 u; k! Q F* R9.1 在SystemVue中进行光通道IBIS-AMI模型创建
; a7 z8 g) o$ T! d) m& R7 u9.2 在ADS中进行光通道IBIS-AMI模型验证; R" Z0 k ~. `6 D8 _: u3 k7 t a8 w! `
实例10 Cadence Allegro版图的提取、导入及仿真
: h7 |: M% [3 b: j# g2 [& e10.1 AllegroDFI插件的安装及设置
+ H7 o# t) f# s10.2 在Allegro软件中使用AllegroDFI插件进行版图提取
6 B2 s/ k# H3 k* N6 t10.3 创建ADS工程,导入Allegro版图3 G1 y* P6 Y( |: C9 ~6 d* T
10.4 查看导入的版图
# ^% c4 A- _9 O/ N+ X& B10.5 Momentum设置及仿真/ }6 k% l! [6 G3 y
10.6 将电磁场仿真结果代入ADS原理图进行仿真
+ f2 o* |9 e% R0 Y' Y实例11 DDR4仿真及一致性测试9 `: K6 [9 S: Q2 w! Q* I
11.1 DDR4一致性测试关键指标
; O" w& p/ x- Q11.2 DDR4一致性测试步骤
9 w% ^1 l/ T3 I" f0 F# b实例12 DDR BUS仿真器1 N0 m( @$ j/ E7 N1 f, X1 h, h
12.1 DDR4一致性测试面临的挑战
( w3 G) I; j8 ^2 u3 v- |+ I2 h12.2 DDR BUS仿真设置实例
' Y. i( `& G# ~, n实例13 电源完整性分析——电源网络阻抗分析
4 f6 q; b9 W5 H) f2 d13.1 版图的截取与导入
! f& l) {6 b9 H0 U8 Z" F! V5 H8 Q% Q8 X13.2 将ADFI导出的版图导入到ADS
2 R- ^- W" ^& X$ O13.3 EM setup设置
$ b1 k9 P- N$ c13.4 PDN阻抗响应
0 [% ?( ]$ Y1 N" u1 i7 {附录A ADS信号完整性仿真常见问题及解答/ V: P0 X: S4 r2 a/ t- Y6 u& f5 ~
1 W$ N5 A2 d7 T: u
为便于读者学习讨论,后续提供本书实例下载资源,可访问:
/ {! x7 V8 g8 A5 Y' F- ihttps://www.eda365.com/thread-115787-1-1.html 8 K! ]6 i8 a( \$ w3 ^
7 i% _/ a, I: s1 v/ O* d: e0 M7 P
另外,“兴森科技-安捷伦联合高速/射频实验室”在高速电路信号完整性设计方面有非常丰富和深厚的工程经验,期望与各位同行展开合作!
' q3 \. s7 V+ J& V4 o8 V
3 w( V" k4 u/ t6 i" q * r; f* b4 |/ l; \+ t' }$ [
更多精彩请加入“中国射频微波微信第一群”, 先加徐老师微信号:15989459034,注明公司,射频领域及方向,通过验证后加入。(注:本群属纯技术研讨群,销售代理等非射频技术人员勿加)!?
/ U" ~ a( ?9 h% ?* g1. 本群2000人,成员涵盖了所有射频方向企业,高校,研究所。其中教授,技术总监,总经理,主任专家,海归,千人计划,长江学者,首席科学家,博士等400+人。
) [ M+ J. W* h- W2. 本微信群由“兴森科技-安捷伦射频高速实验室”射频负责人,《ADS2008/2011射频电路设计与仿真实例》《HFSS射频仿真设计实例大全》电子工业出版社,主编徐兴福建立。 |
|