|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
上期话题
& d8 U( G3 l H: e; l关于叠层设计的这一点你们一定要看
: } ~7 y8 {% P- B2 o s【文:黄刚】
* u6 v$ L0 v! X6 U/ s6 f4 u: M( k2 }+ C
(戳标题,即可查看上期文章回顾)
& m+ S; F# T: N. z. b& c, F问答你们有考虑过叠层这个点吗,对于这个大家是怎么想的?
+ v5 a8 g5 W# i4 N- j' w: {首先还是感谢网友们的热烈回答!上文说到的叠层设计可能还是会有相当一部分朋友们没考虑过,当然原因很多,可能是因为自己的产品就是双面板或者四层板,因此就不需要考虑这个问题。另外有的朋友虽然做了8层板以上的产品,但是叠层是交给板厂去帮忙的,只要求阻抗好阻抗和板厚就OK,然后PP或者CORE都是让板厂来帮助选择,所以也不会涉及到这一块的考虑,我们在高速先生往期的文章有写到,我们把叠层设计分为4个不同的层次,如果还是大部分依靠板厂进行叠层设计的话,你们可能只能在第一或者第二个层次哈。
5 u2 G9 Y7 E3 } J7 `
3 c5 l/ M6 C6 u/ _' r0 K$ S
+ ^- \ E1 [7 T' [# Y但是高速先生想说的是,我们希望大家都能自己参与到叠层的设计中,你会发现像上文一样的很多有趣而有影响性能的细节。好像上篇文章一样,如果你们的产品裕量本来就很小,那么PP和core厚度的分配就显得很重要了,不同的PP和core的线宽带来的损耗能差别10-20%,这不是比你们去抠板厂到底是能做10%还是8%的阻抗控制更有意义吗?另外反过来如果你们产品对损耗的裕量很大,那么适当的选择靠近一边的地平面就可以在相同间距的情况下带来不小的串扰的改善,尤其是针对空间比较密集,而且需要比较长的平行走线的差分对而言更是有明显的帮忙。这一切一切的细节,板厂都不会告诉你们哈,都需要大家亲自去尝试去做叠层,并在叠层设计中不断的发掘得到的宝贵经验,so,大家以后就尽量自己动手,丰衣足食了哈~~~0 W5 S4 D5 O0 X1 C0 U. [; K& M2 r
5 B. ^/ X! f1 ?( Z1 D+ C/ q/ |4 Z* L
(以下内容选自部分网友答题)
% O2 }6 j/ m$ M- r+ ?4 z+ p7 T有,只是简单的考虑。比如说在层数一定的情况下怎么去减少相邻层,10层板,可以做4个内层。一种方案是:SGSSP -GSSGS,也可以是:SGSGS-SGSPS,PG是平面,S是信号。满足板厚情况我通常会选后面这一叠层。另外也会考虑走线密度,在不增加成本的情况,叠层尽量使用小一点线宽,这样设计容易点。
+ p+ `( R/ d% ^/ c: T@ Jamie
- t6 E% B4 q- s3 \! ^ Q% n评分:3分
t6 I( B! _/ Y3 e& n- b1.如文中所述,上下层都为平面,中间层为信号层,信号层最好尽量靠近完整的地平面,不跨分割;2.如果信号较多,为了节省布线空间和阻抗匹配,信号线尽量靠近其中一个平面,尽量是完整的,不分割的地平面;3.如果是超高速信号,则把信号置于中间,另其与上下层间距一样,且信号层的上下介电常数,pp片材料都要保持一致 " O$ K o* Y; \) Q4 i
@ 欧阳
5 f8 X* I$ x. o/ p% N评分:2分
$ M7 }9 U/ p. N9 ?3 \+ CPCB的叠层设计不是层的简单堆叠,其中地层的安排是关键,它与信号的安排和走向有密切的关系。其实在叠层设计时还是需要灵活运用上述原则的。有时并不能同时满足所有原则或者将所有原则应用到最佳,这就需要根据实际的系统要求选择确定适当的板层结构。同时要兼顾生产工艺、DFM,SI/PI/EMC,阻抗控制、兼顾层压结构对称、损耗、串扰等多种因素,还有所有信号层尽可能与地平面相邻等等。高速PCB设计各方面因素仔细权衡,都不可掉以轻心。 $ F8 {5 W' `2 c9 o5 L: t# Q2 R
@ 龍鳳呈祥0 y t* d, x6 i; T/ r6 u
评分:3分
. R6 d6 H! L' Q, r5 t0 ~叠层是考虑的但不是最重要的,更重要的是考虑阻抗控制、方便走线。另外pcb是个综合的工程,需要考虑权衡。最重要的是保证信号完整性,过认证的还要考虑emiemc
$ `- ]" m7 o/ J' ]@ moody
6 z- R+ l) p6 r; C6 H+ }( I评分:2分& |/ [4 a7 S ~( A
带状线的单根和差分的阻抗控制,对于长距离走线一般使用6mil±0.5的粗线;芯片出线区域空间紧张,一般是4mil的细线。一个新的设计,需要认真规划叠层。根据芯片走线难度和阻抗要求,先草拟几个信号层,几个平面层。再结合结构给出的板厚,从板厂提供给我们的材料特性表(介质和导体的厚度、DK、DF等)中挑选板材,东拼西凑一番画到纸上。突然想起板要上下层叠对称,之前的组合越看越不满意,揉成一团,准备随手丢进某个垃圾篓里。可手又缩了回来,拿起桌面上垃圾分类表搜索一阵后,放心地投进了蓝色的可回收篓里。又重新对照着板材表忙活起来,一份自我满意但又战战兢兢的叠层图完成了。连同板的技术要求发给板厂工程师,请他们把把关,并根据阻抗要求模拟出走线的规则。6 x! D' I5 V* L% G6 u4 M" T
@ 山水江南2 h7 l7 v+ s: f W( v3 e
评分:3分8 @4 M/ f+ g9 P
双面板基本没考虑过。多层板设计一般在画板前考虑层叠,原则是相邻走线层的距离尽量大,走线层与相邻参考层的距离尽量小。
- c6 v9 {, \& U1 M0 C! J" G@ 涌( h2 n0 D1 S8 \; b! |) v
评分:2分7 [" ?+ ` Y! ^ o
1,射频功率信号有线尽量粗一些,信号线距离参考面可以大一些2,对于高密度bga.qfn.qfp等芯片的数字信号,信号线尽量细一些(满足加工能力,满足插损),信号线距离参考面可以小一些
% C q" ?6 k/ A' V@ Ben5 I7 F# V9 Y% x b/ T9 z, G& L- a
评分:2分, h5 B* L* p3 V% E
这就和差分算阻抗似得,你是要紧耦合还是松耦合,紧了一时爽抗噪而且线细走线密度也高,但是当损耗要求是压倒性时就不那么哈皮了,反过来松耦合线宽上去了损耗低了那俩又不好了,这就是100欧姆经常用4.5/9/4.5的差分线的平衡点了。
- a, \4 H7 O7 `@ Vincent% I# K! @) O3 U: N( o$ n& V- H# Q# q* q+ [
评分:3分
5 O7 E' v- l) U& [其实就是离地平面远近的关系,离地平面进了线宽就要细些,线宽细了导体损耗大了,损耗就会变差,离地平面近和地的耦合加强了,串扰就会好。所以是一个综合考虑的过程,合适的才是最好的。
7 h6 J+ x& o( i7 D; d' p% E5 Z$ H+ w@ 两处闲愁
1 w: d( y3 f6 h @: N9 R评分:3分
# p; U# q' ^" H叠层是必须要考虑的,但更多的是考虑阻抗控制、方便走线,对于双带线的结构还要考虑减小层间串扰。 & a% |# X# P' W5 Y( o
@ 绝对零度' i. r( }2 f2 p2 K$ G2 M1 Y
评分:2分& D6 W9 y0 I& D2 t; F8 c
叠层高速信号上比较关键的,内部信号的参考层选择,距离参考层与非参考层的选择等都会影响信号传输质量。电源平面,地平面的选择与放置也是有讲究。8 `, n: F" @2 X$ d7 D4 u
@ hk0 b' m; R/ @8 l
评分:3分
* Q2 v3 j1 ~. u, N" L& F F. p# {. o文中这些设计原则都没错,但在实际工程中,很难做到每项原则都做到极致。毕竟工程有时候就是一个平衡,受制约的因素太多。板厚,线间距,布线空间,等等再就是成本,工艺实现啥的,通过与生产方,仿真结果等的迭代,达到针对此项目的叠层最优设计而已,换个项目又不一样啦。/ ~! r1 i+ O$ n n% U. Q* c
@ 杆! x u9 c, e+ S2 ~% w7 K; K
评分:3分
2 h5 ~" Q" o8 F. T& Q; X% G更多精彩留言,请点击左下角原文阅读~
, @# S- I* H) ]+ r" X8 k2 g0 P 查看我的积分,回复关键词“2019积分”;/ I: z; p/ F8 k
看看我能兑换什么礼物,回复关键词“积分商城”;/ y+ x1 ^; N+ Y; z1 h. d$ \1 t: \
& l# j) k+ f7 k0 _8 Z
" x+ G3 Z7 j! S8 l5 d, o/ L7 l* p- i* @% a6 l
& i5 i, h7 i# C; H. |————你可能错过的往期干货————
0 e3 g# D: @1 x$ R! Q$ q) U# ]3 H- T) `& Z' P+ h$ }# h( L
关于叠层设计的这一点你们一定要看
; x/ g! {8 ^) q* y 宝藏文,高速先生所有原创技术文章,戳戳戳!
% p; O7 w8 P- Q4 P" K
/ r: Y0 m0 R9 G7 J9 X
; W0 Z1 R6 @( _( e$ @( T, x8 P![]() |
|