|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
感谢这个论坛,之前老下载了,今天也贡献一个,为广大爱好者服务。
& V0 I% U& N0 ]* w6 D/ k4 O希望这个能给大家带来用处。
! K% \" f) r1 J. G Q7 b* b; b5 x这个板子有原理图和pcb,allegro格式的。# M- Q+ O' I! J P3 M- H8 \' p
; Y c3 N8 I+ n4 ?
开发套件组成
3 x' p8 z! d h" R; x4 d' G2 P" o w% R, ^% {! _5 G. f+ @$ @- d
Stratix IV GT版收发器信号完整性开发套件包括:
6 H- V8 Y. V. i( T( S( c8 h; [3 c. b/ ^: O5 E
Stratix IV GT开发板
- E z$ E# u7 l$ O+ {安装的器件
# E9 h+ k! j+ y2 d w8 K/ o5 C2 ~ D: EEP4S100G2F40I1N5 z" J, }8 L4 Q* d" v9 B
配置状态和设置单元
, z' Z: H0 h; rFPP配置
8 C: d8 Q; Z s& K3 o嵌入式USB-BlasterTM下载电缆; D& ?9 b) `9 k% @
时钟, y; O( ~4 h! n. B1 f# X+ q
板上时钟振荡器:50 MHz, 100 MHz, 644.53 MHz和706.25 MHz! t/ R+ _( _$ F' ~- z% c9 y. v
SMA连接器,为收发器参考时钟提供外部差分时钟。! W3 c& W+ Z4 P# Z$ W
通用用户输入/输出
* y- _* a, C/ P( }' z3 @+ xDIP和按键式开关
X: t9 x5 ]! V6 C* }* `, oLED
0 b8 N- k2 U! w: X+ F6 Q6 C/ e4 HLCD
# x2 R5 C4 @8 {1 e3 _存储器件
$ ?( T( ^8 M. `# p3 C64-Mbyte同步闪存(主要用于FPGA配置)
6 q2 ? w* p* Z/ }) m元件和接口5 S+ z: L0 h, X' ?( b! q
6个与SMA连接器连接的全双工收发器通道6 l' q% s4 I. W! j3 z& k& M, ?- k: H" y
所有通道都支持11.3-Gbps数据速率6 O$ L* W" f) K! H) H( Z
6个与FCI Airmax连接器连接的全双工收发器通道1 q0 e5 F% e1 C, C8 c( K
收发器相关电源功耗测量电路
0 @7 l+ M: [& W5 g- M8 b: ~5 f可以通过香蕉型插头提供所有(唯一)电源电压# _/ l. ~9 M# ]1 w+ q) c5 Q5 N u
温度测量电路$ M! ~# A% W J" M! R* k* k# h
管芯温度
# D. U$ ?' y" s: S环境温度
' E" A7 c' L( B% mRJ-45插头和10/100/1000Base-T以太网PHY4 x+ `# ^0 t! y J" f0 u- p& Q
背板在6.5 Gbps时的驱动能力
3 r- y! ? d) @: T收发器信号完整性开发套件通过FCI连接器插头直接与FCI背板(不包括)连接. Z1 t% {5 L; Y) ^8 J* p3 r& N
结合另一块信号完整性开发套件或者FCI子卡(不包括)进行全面的端到端背板通道分析
) O& L9 @- H' s B应用软件GUI! k' \) P3 v2 ~2 _) ?# P5 D7 I+ W
与平台无关; e8 R" |* m5 f3 T. a& n3 y: |/ A( O
通过JTAG与PC连接. d5 ^" U- L7 Q) A8 L; ~
嵌入式Blaster
: ?9 E4 a+ v2 j, z- U用户可控
$ Y% G5 W9 i" e4 I: I. {VOD和预加重设置
* ?4 A8 X6 |! @9 L X {3 @* i; \2 @7 i均衡器设置
{5 k& Y9 Y2 t3 ^7 U) v- h测试码型* O: q* s% e' ^4 u* ^! r. y
状态指示器4 Y3 l9 w" a; U$ g" }; ?
误码数量1 j! H) ^+ c) T- k, w
BER7 W, |3 U4 n# ]3 b5 C. W% j# }
锁定信号/ k G3 ~( m6 d2 E+ C; D
EyeQ在器件接收器重建眼图,监视均衡后的信号完整性(高达6 Gbps)7 \' O7 u Z1 p6 m" F% `
H" Q3 D7 Z7 W: h& t" i$ H0 J% Q" S/ z
|
|