EDA365电子工程师网

标题: 强制连接问题?? [打印本页]

作者: superlish    时间: 2008-5-7 15:00
标题: 强制连接问题??
有时候 不改原理图勒  客户叫强制连接就行了  4 w) X' J' \* @6 E/ K% Q$ Y7 b% j% a2 \
  比如一些孔  原来没属性的   到最后时要把它都接地 又懒得改图勒/ K) g2 X' }8 M% F2 {" h0 u
是不是 直接走线或者铺铜过去, 让它连接起来 就可以了, 不用理会报错了???( C9 J& O# W; g7 C* `$ J  R, h
或者还有什么更好的办法吗??
作者: lihuizju    时间: 2008-5-7 21:34
原帖由 superlish 于 2008-5-7 15:00 发表
& W1 c2 @% u7 ^+ K) O& \有时候 不改原理图勒  客户叫强制连接就行了  
. j4 {$ Z5 L: V" K# V  比如一些孔  原来没属性的   到最后时要把它都接地 又懒得改图勒; G+ V3 H, j6 j0 ?9 z
是不是 直接走线或者铺铜过去, 让它连接起来 就可以了, 不用理会报错了???
0 f( e. Q6 f- q3 D5 l4 {或者还有什么更好 ...
% B3 j( ?5 h7 O( W1 l9 k
如果有错,估计会有问题的吧。直接将其Net属性更改成相应的网络,如GND应该可以解决的你问题。没有实践过,不保证成功。
" L, h: N3 \) t$ O+ D% y  o! y具体做法:Allegro中,Setup->user preference->misc->logic_edit_enable打上勾。然后logic->net logic更改相应Net属性。
作者: pcb007    时间: 2008-5-7 21:39
直接走线或者铺铜过去就可以,要是不报错就不是强制连接了。
作者: mzsuper    时间: 2008-5-7 23:46
原帖由 lihuizju 于 2008-5-7 21:34 发表
3 \! S3 i5 E9 u" v7 p% v' l/ I  L# t
如果有错,估计会有问题的吧。直接将其Net属性更改成相应的网络,如GND应该可以解决的你问题。没有实践过,不保证成功。
& z' f( M; N( G) ]. u% p具体做法:Allegro中,Setup->user preference->misc->logic_edit_enable打上勾。然后logi ...

" k% H: D5 N( O% I. F就是这个方法了!
作者: superlish    时间: 2008-5-8 08:32
谢谢!
; p2 {3 M3 d8 G* ~试下  那个logic 好像要有个编号才能弄的
作者: lihuizju    时间: 2008-5-8 12:50
原帖由 superlish 于 2008-5-8 08:32 发表 4 V5 W' l' G$ k$ n; B! M6 ~/ P
谢谢!
& f: T" |% {, e( ]* Q' |( ?- `试下  那个logic 好像要有个编号才能弄的
  Z! r' C$ X% u$ G( U1 i8 n" v
如果在原理图中没有给相应的Net添加Net alias,原理图会出一个默认的Net名。所以找到相就的Net名就可以了。也就是你说的编号
作者: onezoneone    时间: 2008-5-20 12:43
我是新手,很多还不懂,请问NET LOGIC的命令到底是派什么用处的,他跟assign net,deassign net,net create等到底差别在哪里啊,谢谢。




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2