|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
) c1 u4 Q, p/ g9 u" T* g
9 J$ J6 H: w) N6 m0 o" E2 i6 S该视频演示了Cadence公司的Allegro Sigrity SI Base(http://goo.gl/L1k5GX)和系统串行链路分析方法(http://goo.gl/L03MLd)。Sigrity技术人员将逐步指导您如何应用Sigrity3D EM高速结构优化器(HSSO)来优化串行链路设计中的过孔结构。了解如何通过集成的Allegro-Sigrity设计方法,直接在Allegro和Sigrity之间实现复杂结构(如过孔阵列)的设计、优化和更新,而无需在Allegro中重新绘制优化后的过孔结构。通过利用HSSO仿真优化流程,PCB设计团队可以缩短通过标准电气兼容测试的时间。您可以对设计和分析更加自信,信号完整性工程师可以与PCB设计团队有效沟通,而无需重复绘制复杂的3D结构。 0 s3 B' k/ a: U0 J! G
$ o8 q/ Z5 X9 A* k0 Z4 ?4 w. N, B, w
' Q1 s8 S* A3 [, A" k N0 X欢迎您的评论! 您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。 7 ?# s$ A6 k4 i5 E3 r2 H; u
9 r3 i) B5 R) l0 ]) ~
|
|