EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Cadence_CPG_Mkt 于 2018-1-29 11:07 编辑 ' ^! [" l* Q9 S8 z. h
N2 U0 y% i6 J5 e3 i! j
Allegro PCB 17.2-2016发行版增强了钻孔相关功能 我们为实际的钻孔工具、背钻工具、方形孔、沉头孔等增加了焊盘定义,并增加了钻孔容差。应广大用户需求,背钻位置现在完全支持DRC间距规则。(见升级到Allegro17.2-2016的10大理由之4:行业领先的背钻能力)。9 W _, b4 m7 T' j
同时更新的还有标准钻孔间距DRC的行为变化。追溯到16.2版本,我们提供了钻孔DRC来支持 “内层无盘工艺” 功能。该检查功能只有在焊盘被删除、或者焊盘尺寸比钻孔小时(测位焊盘)才有效。从那以后,出现了针对钻孔检查的大量需求,无论焊盘是否存在。 + a: I2 I! K' P& N
增强的钻孔DRC 在Allegro PCB 17.2中,分析模式中添加了新的间距选项控制开关—称为“Checkholes within pads”的设计模式菜单。 " b U, n3 }7 W- p" X
$ w9 X3 P A7 D4 P$ {8 N2 W
l( L' Z7 Z' I7 d0 [: J
$ @% L- c! k- v$ [; [
3 n6 l+ N/ X) S" \3 Z6 j& b6 y8 `) Y锐角检测 设计规则DRC也引入了基于四个角度的检查。锐角检查通过newSetup-> Constraints -> Modes command运行,然后选择Design Modes (Acute AngleDetection)进入到AnalysisModes。DRC模式可设置为On-line、Off或Batch模式,角度可在<0: 90>度范围内进行设置。 ! E! U, l9 @+ C* U5 X! V5 ?
9 M, U6 a! Q: d9 C
% X+ J! ?/ f* N2 V$ o2 \: J1 e- R4 ^' f1 A
在Acute Angle DRC视图,DRC标记包括字符“AA”,则为报错。Acute Angle DRC Checks表现为:
A! K6 ]- U7 I最小shape边缘到边缘( u1 R# I2 O* n+ U
铜层轮廓为锐角且角度过小
! W! c+ d6 C. @' @ g2 s
* A% Z9 S4 ~0 z( p, W. A9 _
最小线到焊盘 焊盘入口与线段产生锐角0 i( W* G" T" M4 u* @7 N1 M
# g. a( D7 B' b2 V
0 C% x- E$ _' C% B2 C) @; n+ d最小线到角度 铜层与线段交叉产生锐角: K6 _2 @- D2 H1 a' z8 z
8 j4 c9 M/ `! W& {+ d: Y" C7 V0 P* o8 B
最小线对角度 线段交叉产生锐角
( K( d1 F; o" n1 h9 C( f/ ~% K% m
3 |" Z) @& R- Y3 ?Net Class-Class规则分配 很多用户担心我们在约束管理器中展示Net Class-Class规则的方法。我们收到的反馈是执行过程冗长、难以理解。我很高兴地宣布我们的约束管理器团队开发了一个选项,可以看到二维数组的规则分配。打开Spacing Domain – Net Class-Class工作表,即可看到新的“Cset assignment matrix”。 : h' B! m. F! D1 i, Z7 g
* v, t Z/ {" j H/ I
0 G. W) f# o' z
1 V; [9 Z9 m: T& b
. m2 i" S& G' v5 O4 ^
欢迎您的评论! 您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。2 y; e! m x3 c5 A, O
3 r& C6 A8 }4 |+ v
' S( k! [9 d5 n
& n6 u: p' q' M# l
$ Y7 }+ t: i) A" d# j |