EDA365电子工程师网

标题: DDR时钟线与地址线的问题 [打印本页]

作者: 流沙    时间: 2014-5-21 10:47
标题: DDR时钟线与地址线的问题
最近在看DDR的设计约束规则,但是看到两份资料上有截然不同的描述。5 g4 R+ O( r% V; c/ N/ r" D
一份上说DDR的时钟线长度要比地址线长,而另一份上却说DDR得地址线可以比时钟线长1000mil-2500mil,但绝不能短!!!6 u9 W' g2 u1 H
让我觉得很疑惑,由于工作上没接触到DDR,对DDR不是很了解,所以还行高手指导一下,到底应该是时钟线长还是地址线长,请说明下原因。5 A, J3 Q/ k# ]" K
谢谢!
作者: yitong7601    时间: 2014-5-21 12:55
DDR信号线的长度根据不同的芯片有不同的要求
作者: mimixigu    时间: 2014-5-21 13:13
我也表示很疑惑,想请高手解答下
作者: 流沙    时间: 2014-5-21 14:53
yitong7601 发表于 2014-5-21 12:55$ v5 Z  ~- W1 G4 `7 X
DDR信号线的长度根据不同的芯片有不同的要求

% i$ A" w8 E: ], A( T( n# u- D谢谢,能不能帮忙举个例子?因为资料上都没提到是用的哪个芯片。。。
8 D! A- `. w, B1 _5 \: P还有是时钟、地址、数据线的长度是怎么得来的?只需要传输线的延迟时间小于信号的周期减去建立时间和保持时间就行了吗?
作者: yitong7601    时间: 2014-5-21 15:25
你可以找手机上用的MTK系列或TI系列都可以
作者: beassiduous    时间: 2014-5-21 17:59
这个牵涉到时序计算  主要还是要看厂家的芯片要求 结合SI。
作者: neon    时间: 2014-5-25 11:36
时钟到达时,数据要先缓存好,所以时钟线要长些为好。
+ F1 |' j' a/ G* [9 M' u不过在一定范围内长些短些不会有什么影响。
作者: JIMDENG    时间: 2014-5-25 18:11
本帖最后由 JIMDENG 于 2014-5-25 21:56 编辑 / M- W1 j; x! h5 R
7 z6 R: l- y6 j
这些DDr2,ddr3,要以手册说明为准,专家建议只能做参考.
作者: 风凌水上    时间: 2014-5-26 09:10
"DDR的时钟线长度要比地址线长"这里应该是指DDR2,“DDR得地址线可以比时钟线长1000mil-2500mil”这个应该指DDR3。
作者: lzscan    时间: 2014-5-26 09:39
还是以手册为主。谁知道人芯片厂抽什么筋呢?
作者: jzhebo    时间: 2015-1-31 17:48
表示疑惑?
作者: linna84    时间: 2015-2-2 09:45
我之前做华为的项目,DDR的地址线是比时钟线长1000mil-2500mil,而且必须在这个范围内!至于什么原因,我也不知道,求解!




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2