EDA365电子工程师网

标题: TF卡上拉电阻问题 [打印本页]

作者: tgwfcc    时间: 2013-10-31 19:50
标题: TF卡上拉电阻问题
& O' i7 l, S. j- a; u) I8 G

$ \# D. K' Z; c9 X1 ITF卡中,连接电源的电阻作用是上拉吗?具体是怎么工作的?
作者: bluskly    时间: 2013-10-31 23:10
可以看看SD卡的相关资料哦。它的数据线是需要上拉的(一般都是采用10K电阻)。时钟线就不需要的,一般的话,都需要加点TVS管,用来防止ESD。 33R的是防反射的。还有为什么你的CD脚不接?那么你可能就不支持拔插检测了,除非采用软件查询的方式。
作者: DIA3BLO    时间: 2013-11-1 08:44
CLK脚为啥接了个22pF到地。。。
作者: 风刃    时间: 2013-11-1 08:47
同楼上问,会不会使时钟信号变成一条线啊。
作者: kobeismygod    时间: 2013-11-1 09:45
这个和T卡的SDIO接口协议有关系,协议要求host必须提供上拉,但是有些芯片是将上拉做到内部的,所以外部不用再加。
作者: liaotingkang    时间: 2013-11-1 11:21
CLK 的电容作用是调整波形和相位做用,串的小电阻为 防过冲的而加的,
作者: zfeisir    时间: 2013-11-1 12:53
liaotingkang 发表于 2013-11-1 11:214 j- B1 c  p; d+ q& T
CLK 的电容作用是调整波形和相位做用,串的小电阻为 防过冲的而加的,
0 Z* g4 \% g9 a! a+ m- Q
不是很明白调整相位的作用是?
作者: yujingfa    时间: 2013-11-1 13:12
clk接阻容不是降干扰的吗
作者: tgwfcc    时间: 2013-11-1 21:31
我是新手,上边的电路图是师傅做的,不懂,所以来问下,谢谢好心人
作者: tgwfcc    时间: 2013-11-1 21:57
bluskly 发表于 2013-10-31 23:10
7 N1 L) a! o$ y) f可以看看SD卡的相关资料哦。它的数据线是需要上拉的(一般都是采用10K电阻)。时钟线就不需要的,一般的话 ...

) D! x4 _4 I# ~# m% K谢谢,说的很详细
作者: xiaoyangren    时间: 2013-11-1 23:04
我不懂,是来学习的
作者: zhyo_eda    时间: 2013-11-5 16:56
CLK接电容降低干扰用。我猜是由于排板中,CLK线走线比较远,所有此信号线上有干扰。此RC滤波可以很好的滤除一些干扰。
作者: fushb    时间: 2013-11-5 17:01
加上拉,提高带负载能力,加电容,降干扰
作者: weihuaping118    时间: 2013-11-8 01:12
上拉是数据必须满足数字信号的规范,串电阻是阻抗匹配,电容是改善过冲,如果电路波形可以的话,电容可以不用加,这个跟你的 f_CLK 有关。
作者: dqd7411    时间: 2013-11-8 11:52
CLK的电容可以看成是种冗余设计,CLK波形OK的时候可以NA掉,加上可以改善波形。




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2