EDA365电子工程师网

标题: 上拉电阻和下拉电阻的简单介绍! [打印本页]

作者: alooha    时间: 2007-9-15 11:58
提示: 作者被禁止或删除 内容自动屏蔽
作者: hustyangjun    时间: 2007-9-16 00:03
提示: 作者被禁止或删除 内容自动屏蔽
作者: alooha    时间: 2007-9-17 09:46
提示: 作者被禁止或删除 内容自动屏蔽
作者: zqy610710    时间: 2007-9-17 11:07
提示: 作者被禁止或删除 内容自动屏蔽
作者: superlish    时间: 2007-9-17 11:17
上拉可以用来提高驱动吗?
作者: liujie123    时间: 2007-9-17 12:00
再细一点就好了
作者: wing    时间: 2007-9-17 14:15
加接地电阻--下拉! 加接电源电阻--上拉,我个人不同意这种说法.
  N7 P8 J/ n! y4 L比如一个输入引脚,它是负5伏为高电平,正5伏为低电平,那么接个正5伏的电压是拉高还是拉低?当然是拉低了.那么这接上电源就是上拉嘛?
作者: wing    时间: 2007-9-17 14:19
加接地电阻--下拉! ( o  y/ m% u0 {; k0 S; Y
. d+ I8 l+ R! d
加接电源电阻--上拉!& T8 Q0 k1 N0 o

  M$ P/ n# @: m. v1 G; ?9 z我个人不同意这种说法!
4 K/ e; ~7 t) S, H, r8 O& a6 A) M: h/ [
比如一个输入引脚,它是负5伏为高电平,正5伏为低电平,那么接个正5伏的电压是拉高还是拉低?当然是拉低了.那么这接上电源就是上拉嘛?9 T- e8 s; @: P: _# I" o
; r2 |! s) |4 j" D: z
或是一个1.2-2伏为低电平,2.7-3.5伏为高电平的输入引脚,接个1.5伏的电源也是搞高嘛?也叫上啦嘛?
作者: alooha    时间: 2007-9-17 15:31
提示: 作者被禁止或删除 内容自动屏蔽
作者: wing    时间: 2007-9-20 08:31
负逻辑器件就有这样的,就像RS-232就是采用负逻辑,具体底电平是正多少伏电压,高电平是负多少伏电压,不是的负逻辑器件有不有的参考电压(确切点是参考电压范围),前面说的电压,只是随便说个电压值好说明问题.
作者: alooha    时间: 2007-9-20 09:29
提示: 作者被禁止或删除 内容自动屏蔽
作者: wing    时间: 2007-9-21 18:57
负逻辑器件就有这样的,就像RS-232就是采用负逻辑,具体底电平是正多少伏电压,高电平是负多少伏电压,不同的负逻辑器件有不同的参考电压(确切点是参考电压范围),前面说的电压,只是随便说个电压值好说明问题.( e* G8 Y) p3 L& W* g( S1 o1 v! r

2 X' B: m2 S$ n4 c. l, U要确定是上拉还是下拉,还要具体看电阻所接的那个管脚是低电平有效还是高电平有效,不过大多情况都是接电源就上拉,接地就下拉,因为如果说接地和接电源(电源低于多少伏)都是让它拉低,一般是不会接电源让它下拉的,因为这样会增加功耗.9 E9 _2 F$ Y5 h; e$ O! S" ^
# C  B7 R; N, j0 C" |1 m3 t
想要了解的更清楚更仔细,请去多查阅有关书籍.
作者: Allen    时间: 2007-9-22 16:25
提示: 作者被禁止或删除 内容自动屏蔽
作者: forevercgh    时间: 2007-12-24 15:45
原帖由 allen 于 2007-9-22 16:25 发表
7 ^7 ~' X( A* m* a6 E! ~. N; F' Y判断上下拉电阻跟输出是低电平有效还是高电平有效应该没有直接关系,不管是正逻辑还是负逻辑,都可以简易判断为:凡是拉向逻辑高电平的就是上拉,凡是拉向逻辑低电平的就是下拉。对于232,逻辑“l”:-5V~-15V;逻辑 ...

" _# E' K& D8 w- t
/ W1 J: L- D8 k& O“逻辑”两字讲的很到位。其实在仿真过程中就能很清楚的看到上下拉电阻的作用
作者: surz168    时间: 2007-12-27 16:06
学习了
作者: hejingqiang    时间: 2008-1-7 21:54
虽然看不懂,还是要鼎一下
作者: butterfl6    时间: 2008-1-8 09:57
这个大家讨论的比较好
作者: mikle517    时间: 2008-1-8 18:04
谢谢解惑!
作者: kxx27    时间: 2008-1-11 15:50
提示: 作者被禁止或删除 内容自动屏蔽
作者: yangcanhui07    时间: 2008-1-14 00:19
不要咬文字游戏,通常不加说明都是指正逻辑,这个在任何一本书上都是如此. 如果非要说负逻辑,即使是接电阻到负电源,仍然属于上拉.* ]( m; v. c7 n+ q; m! `9 A

' |) ]" u. q8 m! c5 [( z7 a其实要理解上(下)拉电阻,要理解的是"拉"的意思,即在高阻态的时候,为防止输出门的电平悬浮而产生错误逻辑影响后级输入.应该要将这个悬浮人为地"拉"到固定的电平,这是拉的意思,所以,不是接到电源或地的电阻就是上拉下拉,像WING所说的那种接个电阻到某个固定电位(电源,地,或VTT),更多的时候是端接反射或钳位等.+ Z3 K9 s5 [3 f/ H) a5 {. Q

6 F1 d: b& `, R# x0 B3 `# i以上拉为例,在选电阻值的时候,因为后级可能会多个门电路输入,每个输入门电路都会有漏电流,要保证这几个漏电流在上拉电阻上产生的压降不至于低过VOH,,这个就是上拉电阻的最大值;另一方面,电阻也不能太小,否则当输出由高阻态转低电平的时候,由于上拉电阻小,灌电流太大,又会把输出的低电平VIL抬高,这就是上拉电阻的最小值。通常,1~100K都可以正常工作,太弱了易发生误操作,太强了浪费电流,还增加了门电路的负担。10~47K为佳
作者: hispeed    时间: 2008-1-14 09:00
学习了,奥妙这么多呀
作者: zl_20080407    时间: 2008-4-27 22:16
每天都有新发现,顶一下
作者: yun12    时间: 2008-9-24 14:38
诱导里  环保要节省电源
作者: chenyunyi77    时间: 2008-10-12 14:36
谢谢,学习了
作者: jasonzou    时间: 2008-10-22 13:59
标题: 回复 20# 的帖子
如果我们以单片机为例,它的输出电流大约在几十ua,考虑压降,以大约50K左右电阻为例,这个大约是2.5V 的压降,所以说是不是这样上拉电阻太大了啊
作者: net_king    时间: 2008-10-24 11:15
支持楼主。6 Q# v8 _+ i1 e
把复杂 的概念弄简单了,就是贡献……




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2