EDA365电子工程师网

标题: 大家更新原理图后导入PCB是怎么处理的 [打印本页]

作者: liuyu305    时间: 2008-7-31 10:29
标题: 大家更新原理图后导入PCB是怎么处理的
每次修改原理图后,我都要在PCB里面把相关器件给删除掉,要 不然导入网表的时候PADS只报错,而不能修改。7 t1 \* c8 X, u, E, z

3 @2 t! c/ C5 V( S) a不知道大家有什么好的方法。。) H; P  ?& T9 M" s% w
, B  H3 {4 w: H% T( E6 e' Z/ r

# T/ {( S' r& c' j0 t  w8 W- [谢谢·~~
作者: adwordslai    时间: 2008-7-31 10:55
用powerlogic
作者: haha    时间: 2008-7-31 10:56
原帖由 liuyu305 于 2008-7-31 10:29 发表
6 W( ~; t2 P* C  G' V每次修改原理图后,我都要在PCB里面把相关器件给删除掉,要 不然导入网表的时候PADS只报错,而不能修改。
. S. }# s) _) E# A% J, I
6 h8 V! l. Y6 k0 I不知道大家有什么好的方法。。/ v: M7 @, U9 }4 K: F! @, u% K% I
7 [3 y: B3 ?1 T# A) ^8 Y0 j  K9 S2 E

- i$ z1 S( Q9 J2 Q5 A  f谢谢·~~

5 H8 h# y' z/ p0 G1 [我也是一样啊,请高手指点,不知怎么不见有人回答
" W( z: F; X- X( z1 V+ G5 y4 u5 j板主很忙吗?7 I6 L5 J9 o. g: A
还有就是修改了一个封装后要更新,怎么更新才使它变成想要的封装呢
作者: liuyu305    时间: 2008-7-31 11:46
我用的是ORCAD画的原理图
5 t+ Q" [! N( m, g7 j4 @, K" S) S+ P. [, I5 F' g+ {

/ `' ]/ m$ K/ p& P
( ~; c! _7 o% }- n% K' ~直接修改封装,保存后系统会提示你是否更新封装的
作者: xhcgy2003    时间: 2008-7-31 17:29
这个问题,是有点复杂,我也不知道怎么搞了。
作者: abucus    时间: 2008-8-3 05:42
直接更新是不行的,我是这样做的:
. k) p5 I# e( h7 }8 e! t2 i1.将修改好的Orcad原理图导出网表,然后新建一个空的PCB文件导入网表。将导入的PCB保存,不用做任何修改。
+ L: ^1 E% ^  s4 y: A& u2.对需要修改的PCB进行ECO比较,比较的对象就是刚才保存的PCB。确认修改无误后进行Update,注意不要Update Design Rules。这样可以保留现有的PCB并根据原理图进行更新。
4 e: l7 ]" H0 ~2 b9 @" ?3.需要注意的是更改前点击修改的元件并Unroute attached segments, 断开连接的布线,避免Update时走线被删掉。一般更改网络的布线部分会被删除。
作者: Supercommando    时间: 2010-5-23 17:21
参考
作者: wjh1985    时间: 2011-4-4 14:45
我也不懂
作者: wjh1985    时间: 2011-4-4 14:50
我也不懂




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2