EDA365电子工程师网

标题: 请教,四层板去耦电容问题。 [打印本页]

作者: padsdesign    时间: 2012-11-18 20:11
标题: 请教,四层板去耦电容问题。
四层板上去耦电容如何和内电层(VCC和GND层)相连?才能满足电源(VCC和GND)先进去耦电容,再进IC的电源?
作者: twffwt    时间: 2012-11-18 20:44
这个很简单的,就是打个过孔,过孔到电容电源引脚再到芯片电源引脚
作者: padsdesign    时间: 2012-11-18 21:57
twffwt 发表于 2012-11-18 20:44 : l! z2 Z8 @5 y7 J& A
这个很简单的,就是打个过孔,过孔到电容电源引脚再到芯片电源引脚

$ S# i$ f2 h7 S. w% K这个知道,问题是四层板,主芯片在顶层,去耦在底层,中间是gnd和vcc层。该如何走线,才能符合先进电容再去ic.
作者: rx_78gp02a    时间: 2012-11-18 23:05
打第一个孔把电容和电源连起来,打第二个孔把电容和主芯片脚连起来,在第二个孔添加NOSHAPE_CONNECT属性并设置成true,让过孔不能和铜皮相连。
作者: 石家伟    时间: 2012-11-19 08:54
原来还可以这样做,支持下
作者: padsdesign    时间: 2012-11-19 10:53
rx_78gp02a 发表于 2012-11-18 23:05 , z4 Q2 q7 t! {" L- a, F/ u3 r8 T
打第一个孔把电容和电源连起来,打第二个孔把电容和主芯片脚连起来,在第二个孔添加NOSHAPE_CONNECT属性并设 ...
5 e9 C8 [& f, N0 U- X9 e
大神,可不可以这样,如果去耦电容在背面,且空间有限的话,直接让去耦电容的电源端和芯片的电源端共用一个过孔连接到内电层。这样做的话,做出来的板子有问题吗?请赐教。
作者: ggbingjie    时间: 2012-11-19 11:31
padsdesign 发表于 2012-11-19 10:53 5 ~( z5 K6 O2 S  _
大神,可不可以这样,如果去耦电容在背面,且空间有限的话,直接让去耦电容的电源端和芯片的电源端共用一 ...
8 Q. i( j1 ]$ y/ D+ _
大部分情况都是这样做的。虽然滤波效果没有放置在同一层的好
作者: padsdesign    时间: 2012-11-19 11:40
谢谢各位,明白了。
作者: rx_78gp02a    时间: 2012-11-19 12:47
padsdesign 发表于 2012-11-19 10:53 % L# M' G) I( x5 L
大神,可不可以这样,如果去耦电容在背面,且空间有限的话,直接让去耦电容的电源端和芯片的电源端共用一 ...
8 ]& P" Z0 v8 {, h
大部分情况都是这样的,能符合最优情况的少之又少




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2