EDA365电子工程师网

标题: 关于PCB布线完成后的DRC错误问题 [打印本页]

作者: ji_wei_li    时间: 2012-9-19 20:40
标题: 关于PCB布线完成后的DRC错误问题
大家好,我在完成布线操作之后,进行DRC检查时,发现总共有40的错误,由于第一次接触这个地方,不是很清楚,所以请大家看看。) r' t- t- B. h. S
我想问的问题是:每个错误都要一一改正吗?如果需要的话,是不是可以再约束规则设置里更改,或者在PCB Editor上,直接在错误提醒的地方进行改正呢?
" D% E  H/ X7 ]请大家指教下,谢谢啦。

QQ截图20120919203648.png (62.35 KB, 下载次数: 2)

QQ截图20120919203648.png

作者: wwddss_1976    时间: 2012-9-19 20:59
错误肯定都要改正,你说的方法都可以
作者: ji_wei_li    时间: 2012-9-19 21:07
wwddss_1976 发表于 2012-9-19 20:59   g0 h5 r4 K  {; n7 H2 @
错误肯定都要改正,你说的方法都可以

) b6 M3 C7 w4 {1 V你好,我想在追加一个问题:9 J: j: _  }: \. a, f; M& X
下图中,有Required  Value  和Actual  Value 两个对应的提示,Required是我设置的规则,Actual是我实际布线的结果,一般改的话,那个效果相对更好些,还是想你说到的,两种办法都可以?没有好坏之分呢?

QQ截图20120919210443.png (32.62 KB, 下载次数: 0)

QQ截图20120919210443.png

作者: wwddss_1976    时间: 2012-9-19 22:04
本帖最后由 wwddss_1976 于 2012-9-19 22:08 编辑
! ^8 d7 Q$ g$ b$ E& ]4 G$ E% F4 R
你设置规则的时候肯定考虑了某些因素的,因此DRC问题最好是在图上修正,若实在不行再调整约束设置# p* L/ k* Y4 U. P+ B* W1 k
另:你图上的元器件放置空间干涉问题,这个要看实际情况。如果你已经完成了布线,可能只有修改约束了,否则工作量太大。
作者: ji_wei_li    时间: 2012-9-19 22:11
wwddss_1976 发表于 2012-9-19 22:04
1 e, t) V/ E8 g# A; t+ s你设置规则的时候肯定考虑了某些因素的,因此DRC问题最好是在图上修正,若实在不行再调整约束设置
' |* l' q9 @7 a- C, ~4 u另:你图 ...

6 \. |: a3 R& W恩,明白了,我也这样认为的。+ `& }5 k2 O+ A4 w7 Z' [  l6 [  W
谢谢你啦!
作者: xjlovex    时间: 2012-9-19 23:40
线和线 啊  零件和零件 的必须修的
作者: ruiquan765    时间: 2012-9-20 08:49
ji_wei_li 发表于 2012-9-19 22:11 $ S& ^  l# J6 @7 Y6 H
恩,明白了,我也这样认为的。
, ]9 M' N0 [7 C7 n7 }6 b) }谢谢你啦!
4 u( d9 _6 `" j: B2 T
你不能只看到工作量大不大的问题,要从原则上原则上分析哪些DRC要修改,同时,如果一开始你设置的规则就是你允许的最小值了,那就算你图已经画完了,也不能修改规则,比如说,你的不同网络的via打在焊盘上了,就算你改规则消掉DRC,但是短路了。所以,建议你先检查规则是否设置正确,然后把不合规则,报错的全部改掉,这样保险




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2