EDA365电子工程师网

标题: 布线过程中遇到的关于电源信号线的问题 [打印本页]

作者: ji_wei_li    时间: 2012-9-16 10:46
标题: 布线过程中遇到的关于电源信号线的问题
大家好,我在布线的过程中,遇到了问题:
6 b# b; L7 N' G' E; r- ~$ i% i我参照的某块PCB板中,其电源和接地部分引脚,直接打孔连接到相应的地层或者电源层即可,而且它们之间再相互的链接,如第一个图所是,点击任何一个接地引脚,其他接地引脚都会高亮显示,彼此之间没有再用导线链接。0 y, I% v$ K/ X- b% _: C( x/ S
但是我的PCB板子中,却是不同的现象,在布线的过程中,必须在TOP层进行相应的额外的接地引脚之间的链接。8 b# w6 w# o4 _6 h
我想问的是,我已经将接地的引脚打孔连接到地层网络,或者已经将电源信号也接到对应电源层分割好的网络中,为什么在TOP层中还是会出现电源信号间的互联的导线要进行链接呢?7 }% k* @) D' A; n
我很想弄明白是不是,那个地方出错了,如果错了,改如何解决呢?
作者: ji_wei_li    时间: 2012-9-16 10:47
图片如下:

QQ截图20120916103808.png (104.72 KB, 下载次数: 0)

QQ截图20120916103808.png

QQ截图20120916104319.png (81.31 KB, 下载次数: 0)

QQ截图20120916104319.png

作者: ji_wei_li    时间: 2012-9-16 10:47
请大家指点下,谢谢啦!
作者: ji_wei_li    时间: 2012-9-16 16:21
需要好心人帮助下。
作者: tjukb    时间: 2012-9-16 20:35
发个pcb上来,一起看看
作者: xuanye    时间: 2012-9-16 20:58
这样看不清楚啊
作者: ji_wei_li    时间: 2012-9-16 21:35
tjukb 发表于 2012-9-16 20:35 : s; K+ W4 v1 D  I# M
发个pcb上来,一起看看
; g/ K  _. g- }, ~: ~
PCB图如下,你看下,看看我表达的是否清楚。% H9 N' ^- N+ y2 c+ s

1.rar

1.09 MB, 下载次数: 84, 下载积分: 威望 -5


作者: ji_wei_li    时间: 2012-9-17 09:09
大家好,能帮助解决下吗?
作者: maoying    时间: 2012-9-17 09:35
电源地层没有铺铜?
作者: ji_wei_li    时间: 2012-9-17 10:08
maoying 发表于 2012-9-17 09:35 0 E7 E) Z5 M4 t/ D+ |. K! V
电源地层没有铺铜?

& c6 Y. i. v6 I0 q. K电源层和地层都之前都进行了铺铜操作了,而且也进行了电源层的分割。
/ F. C4 c: M( n2 y所以我就在想究竟是哪里除了问题。
作者: tjukb    时间: 2012-9-17 10:37
能不能降成16.2的再发一遍给我。我打不开啊。
作者: ji_wei_li    时间: 2012-9-17 10:45
tjukb 发表于 2012-9-17 10:37
1 b6 |3 u' y( f) T6 e# d能不能降成16.2的再发一遍给我。我打不开啊。
% k4 X- N6 }9 Y  ?
你等下。
作者: ji_wei_li    时间: 2012-9-17 10:50
tjukb 发表于 2012-9-17 10:37 6 D6 V4 k9 w! W$ l! P: J" L; U0 \
能不能降成16.2的再发一遍给我。我打不开啊。
& F: i" o3 u* ?' r
这个是两个文件,其中一个是参考板,另外一个是我自己做的。8 R- x: b) N' \2 j
你帮忙看看我哪里出错了 。

16.2.rar

1.06 MB, 下载次数: 47, 下载积分: 威望 -5


作者: tjukb    时间: 2012-9-17 11:47
你的GND层,没有赋给网络啊,ji_wei_li同学。) z  x; W1 s1 g! a  }- ^
选择shape-->select shape or void 然后打开gnd_02层,选择该shape后,在option中赋GND网络就可以了。
: O* s) s8 m' l2 B& ~: {' ?# u
作者: ji_wei_li    时间: 2012-9-17 11:51
tjukb 发表于 2012-9-17 11:47 , H. i8 w* |* _7 e
你的GND层,没有赋给网络啊,ji_wei_li同学。9 g2 L; ?$ T" l( Q9 ?9 W7 p+ {
选择shape-->select shape or void 然后打开gnd_02层,选择该 ...

5 E  o/ h7 r% w+ r3 N- D. m% Q4 b3 X我试试看看,先说声谢谢了啊 。
作者: 武紫旭    时间: 2012-9-17 13:44
帅哥,看了一下你的板子海域那个参考板,有以下几个小疑问,您电源层分割线做的好细啊,要是做项目建议你加粗点吧,分割线也能优化一下,有antietch光绘设置里面GND和POWER记得改为负片哦,铜皮不要有尖角,器件禁布、布线禁布最好也做一下,你参考板单位是mil,您这里给改成mm了,设计过程中不要变换单位,您VCC_INT是core电源吧?铜皮那么窄载流够用吗?您sdram中数据线最短的505.17mil,,最长的893mil都快差0.4ns了,确认时序没问题吧?建议您把pin delay也打开,万一有封装补偿,你做完等长后才打开会死人的
作者: ji_wei_li    时间: 2012-9-17 14:24
武紫旭 发表于 2012-9-17 13:44
7 u, Q% e$ v1 T! z1 M( C帅哥,看了一下你的板子海域那个参考板,有以下几个小疑问,您电源层分割线做的好细啊,要是做项目建议你加 ...
. y, E- H& E/ v4 q1 }
你好,好像这么一说,问题非常多。7 g7 v4 x, {! j* T: h2 S
能再细致的向你请教请教吗?
# N  a4 B" O* T我是第一次做板子,几乎是自己独立完成,完全的摸着石头过河,所以遇到了很多问题;困难倒是不怕,只怕途径不对。! H# N& e* i9 [7 L4 n" h- T

作者: 在水一方@羽球    时间: 2012-9-17 14:39
楼主,我还是没明白你的意思,我打开你的pcb看了没有什么不连接的net啊!有什么问题联系我QQ739537967
作者: ji_wei_li    时间: 2012-9-17 17:16
谢谢大家的帮忙啦。
作者: ji_wei_li    时间: 2012-9-18 10:19
武紫旭 发表于 2012-9-17 13:44
, E# T0 r. C! }( N帅哥,看了一下你的板子海域那个参考板,有以下几个小疑问,您电源层分割线做的好细啊,要是做项目建议你加 ...
! ?& w) L) u% O/ n
你好,如果您有时间的话,我想详细的请教下您,关于这方面的问题,可以吗
8 }' @- p! C" Z- g* m
作者: buliaoqq    时间: 2012-9-18 10:31
摸着石头过河,在失败中成长
作者: ji_wei_li    时间: 2012-9-18 10:37
buliaoqq 发表于 2012-9-18 10:31 2 `- i$ u& p0 R2 T2 i+ h
摸着石头过河,在失败中成长

1 l' W5 Q. B) ^, A: M( Z这是真理。
作者: 武紫旭    时间: 2012-9-18 21:23
ji_wei_li 发表于 2012-9-18 10:19 ; `  h, U: G- y
你好,如果您有时间的话,我想详细的请教下您,关于这方面的问题,可以吗# D! @( [+ Y1 ]& D, F
+ w$ Z% w2 s# r4 |8 g) [
呵呵,可以啊,大家互相交流一下哈,你在哪里呢?我在上海,呵呵
作者: ji_wei_li    时间: 2012-9-18 21:41
武紫旭 发表于 2012-9-18 21:23
4 P2 f% ], ^& U- \0 s呵呵,可以啊,大家互相交流一下哈,你在哪里呢?我在上海,呵呵
  M" |9 Q5 P8 p/ ]$ L
你好,我在西安,上研究生。
' Z. n; L2 d4 C3 h2 l我的QQ号是1305311749,可以互加好友吗?
* M! p% y2 {) ]" X1 a5 O" j: w方便交流。




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2