找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 909|回复: 1
打印 上一主题 下一主题

请问芯片电源引脚的电容大家一般是怎么画的?

[复制链接]

60

主题

268

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
跳转到指定楼层
1#
发表于 2008-7-4 19:07 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一般在原理图中,会多给出一些电容,并要求在Layout时尽量靠近芯片的电源脚,对此请问大家一般是怎么画的?
/ P" e: I+ |$ n. s8 p1 j0 J/ t1 T. ?+ Y8 v3 ?' U
比如说一个芯片有三四十个管脚,其中5~6个是电源VCC3.3,旁边又给出5~6个电容,此芯片正好踩在电源层的VCC3.3上,请问大家一般是怎么处理的?
" v3 k3 w1 ?7 q! `敬请指教,谢谢!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

36

主题

414

帖子

6523

积分

五级会员(50)

Rank: 5

积分
6523
2#
发表于 2008-7-4 19:32 | 只看该作者
有点不明白,但是好像一般都是去耦电容放在底层,靠近电源管脚就可以了。
" l, M( ^  y/ M! Q5 n$ ]不知是都说的准确,高手指点啊!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-27 04:07 , Processed in 0.057246 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表