EDA365电子工程师网

标题: Sigrity-SpeedXP软件包产品介绍 [打印本页]

作者: shg_zhou    时间: 2012-2-5 23:31
标题: Sigrity-SpeedXP软件包产品介绍
先给大家看一下Sigrity有哪些产品。文件是pdf格式,分为两个压缩卷。希望大家多多交流
5 O/ w4 ^* Z! d, s# \. }; V6 r) L# {0 R4 Z: [, b$ c6 U

( W8 g  {( q1 |; P9 s4 j时域分析 – SPEED20007 }4 Z; q6 n, t/ V
信号网络的时域波形分析3 U4 W# N- h3 A" C( N0 ~: m8 s, E
电源/地噪声的实时纹波分析和空间分布分析' z0 o* n1 P% h4 _. {1 o& P# M. k/ r
板级的EMI/EMC分析
9 w5 D* e3 q  _$ v; Z7 Z, M  ?3 W1 t# ?3 ?! [
频域分析 – PowerSI1 H8 R2 p( p, B: P
电源与信号的网络参数(S/Y/Z)模型提取
- l9 h) N9 e3 c+ B5 U( |8 e+ M空间模式下的电容位置优化' M1 Y  s4 _+ U/ j1 r
谐振模式分析; K, X5 Q5 u8 W5 x/ r0 A8 o! s

$ L! u$ G" v3 a
8 \3 ?* N) f' R( Q3 `/ \0 y; x, V电路模型转换 – BroadBand SPICE
; z- `2 G. |4 f0 v% W将网络参数(S/Y/Z)模型转换成高精度确保收敛性的SPICE 等效电路模型
# A/ {7 i7 W! i6 p0 p5 z4 p# ]% v0 {% {) c9 J& h
直流分析,热分析 – PowerDC
) @6 H  Y  A  t. n& E直流压降,电流密度和过孔电流分析
# n. S! \% d2 H" M% h0 tVRM感应线的位置优化% E& Z3 Z2 y  @& L7 _
电热混合分析- N4 D1 {7 ?) t& q+ c/ ?2 J+ x% q

6 x& t4 |% g9 ?" t# f' c高速信号完整性分析-SystemSI8 Y" E4 m. O' T2 M
. N" k0 E5 y& j3 u
串行通道分析 – SystemSI(Serial Link Analysis)- s3 v" P/ w, F; o7 A
高速串行通道的眼图分析: y, E% l5 Q# c* W0 D" V: Q  l
误码率分析
. R+ C% O1 i( j' Y, b! q/ R( u' Y- I支持器件的AMI模型
& i  B% N% x! G* p& o; y8 A6 L
7 r0 u& w$ o7 d3 d高速并线总线分析 - SystemSI(Parallel Bus Analysis)9 _5 U3 [0 t$ U8 r
支持DDRx0 R0 ^7 G! [2 d  n
自动计算时序. [$ E8 V9 b: w, Y. s2 O: u
自动生成完整仿真报告
/ n2 k0 v4 B' Z0 M
! [. m0 q3 p# p. K. h模型转换工具 - T2B
  B$ Z9 N8 o4 z/ Z  a$ j支持SPICE模型转换到IBIS模型
+ p1 b) S; c2 L% c+ t支持IBIS5.0标准0 P7 u& \% l1 M/ V' r  w0 p! r
精度高,速度快
作者: shg_zhou    时间: 2012-2-5 23:38
Sigrity还有非常优秀的芯片封装布线工具UPD,一整套的芯片封装仿真解决方案,SI PI EMC/EMI 电热一体分析,以及模型相关工具。以后慢慢补充。
作者: willyeing    时间: 2012-2-6 11:46
lz下了,谢谢啦
作者: yujishen1211    时间: 2012-2-6 13:48
芯片封装布线工具UPD 不知道是不是类似于cadence的sip。。。封装级的PCB设计?
作者: shg_zhou    时间: 2012-2-6 15:21
yujishen1211 发表于 2012-2-6 13:48 / j/ T5 Z! c/ w
芯片封装布线工具UPD 不知道是不是类似于cadence的sip。。。封装级的PCB设计?
1 u# |! F& K& s( E5 X: _
是的,cadence的sip是从allegro layout基础上发展而来了。Sigrity的UPD是基于SIP而研发的产品,所以在封装的支持上做的非常好。而且sigrity在封装解决方案方面,是一套完整布线、仿真的方案。封装的仿真解决方案,sigrity做的很全。
* Z5 @$ |' B3 D# |/ \- _+ j0 S 封装整体解决方案.pdf (855.01 KB, 下载次数: 1335)
/ m9 z. h/ R) |* b附件是Sigrity封装解决方案的介绍,可以先了解了解。
作者: yuxuan51    时间: 2012-2-6 15:53
shg_zhou 发表于 2012-2-6 15:21 5 g+ S# k% i) I; U4 n0 X& J
是的,cadence的sip是从allegro layout基础上发展而来了。Sigrity的UPD是基于SIP而研发的产品,所以在封装 ...

8 W8 c: M. u  w介绍下sigrity最新出的3D全波仿真器吧
作者: zzchu    时间: 2012-2-6 18:28
我来传点Sigrity的PowerSI-3DFEM的资料

3DFEM.pdf

681.06 KB, 下载次数: 348, 下载积分: 威望 -5


作者: zilongjianke    时间: 2012-2-13 10:05
支持支持
作者: calabazas    时间: 2012-2-15 01:20
楼主每次出手, 均引来不少回响, 顶!
作者: tiankong2008    时间: 2012-2-26 08:30
请问 powerdc中的vrm感应线优化是什么意思
作者: nmq2006    时间: 2012-2-29 21:57
谢谢分享!!!!!!
作者: suiwinder    时间: 2012-7-25 21:21
有工具,可以使用才好
, v# a# @; p, M6 Y9 @% n
作者: uestcxiaoxin    时间: 2012-8-19 22:15
能不能传一下软件啊
作者: Cedar_zxs    时间: 2013-9-23 07:35
谢谢大家的分享,谢了啊!
作者: ijiqux838    时间: 2014-3-16 17:08
列的很祥细,顶一个
作者: ijiqux838    时间: 2014-3-16 17:08
列的很祥细,顶一个
作者: mm201    时间: 2014-4-27 21:06
谢谢楼主分享
作者: qingtian52014    时间: 2014-10-8 21:44
0软件下不到啊。能传个吗。
作者: 1292569609    时间: 2014-11-12 09:23
楼主能不能给一下软件啊 3 C) \6 _1 D8 N1 k7 {

作者: palmary    时间: 2015-2-27 10:56
下来学习,好资料。。
作者: barca003    时间: 2015-6-28 19:30
谢谢!!!!!!!!!!!!!!!
作者: tim207    时间: 2015-7-6 16:41
楼主搞得很高深啊
作者: rocksyh    时间: 2015-7-8 22:06
下载了,多谢了!!!
作者: kewen_huang    时间: 2016-2-19 10:22
谢谢,学习了
作者: yourjun    时间: 2016-7-25 10:47
学习了
作者: fly大漠鹰隼    时间: 2016-12-29 13:38
谢谢分享!
作者: xibiandeyu    时间: 2017-3-7 14:36
下载了,谢谢分享
作者: fiyu198028    时间: 2017-6-16 10:11
随便看看,学习一下
作者: 快乐的味道92    时间: 2018-1-30 12:26
谢谢分享,下载看看
' X+ v  q- |- y. C& J
作者: 天王盖地虎    时间: 2018-1-30 17:11
嗯哼
3 Y% k* h1 @1 Y; `




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2