EDA365电子工程师网
标题:
SPI总线上串联电阻与串行端接
[打印本页]
作者:
baojian510
时间:
2011-12-16 18:00
标题:
SPI总线上串联电阻与串行端接
最近在进行ESD测试时发现,板子的SPI总线上耦合了静电,结果是把CPU打死了,去掉SPI总线上串联的电阻或增加电阻的阻值,无论怎么打ESD,都不会把CPU打死,SPI总线也应该没有问题,但现在的问题是,怎么滤掉SPI总线上耦合的静电呢?或者其他对SPI的防护措施? 把电阻加到1K左右,真的不可以吗?
0 |/ |, X- C1 a$ W- V
尝试过强制加上拉电阻,没有效果。ESD是水平耦合板和垂直耦合板测试!SPI总线是CPU引脚仿真的。
5 `- g, w/ W/ T* j9 h0 m; m; F, P
. c4 l" Y1 A0 j* c' Z
SPI.png
(26.42 KB, 下载次数: 27)
下载附件
保存到相册
2011-12-16 18:00 上传
作者:
化二为一
时间:
2012-2-28 17:23
很古怪啊。串联电阻一般会提高抗ESD性能。
6 B: H% Q# W8 {. U. n4 i
欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/)
Powered by Discuz! X3.2