EDA365电子工程师网

标题: 请问大家,orcad生成allegro网表,相同名称的IC引脚报错,怎么处理? [打印本页]

作者: matice    时间: 2008-6-17 18:36
标题: 请问大家,orcad生成allegro网表,相同名称的IC引脚报错,怎么处理?
生成allegro网表的时候,芯片上的不同引脚的名字相同,它就报错,因而不能生成网表。3 N* t5 L/ t; S& c
芯片上不同的引脚名称相同很正常啊,这个不算什么错误。9 s( P2 W1 j; R

! `/ M# ?8 ~! q( |& y5 x请问大家怎么解决这个问题的呢?
作者: darkradx    时间: 2008-6-17 23:31
建symbol偷懒了吧, 全都用了IO属性吧
3 c9 D5 C# `  Epower pin重名可没问题
作者: matice    时间: 2008-6-17 23:55
原帖由 darkradx 于 2008-6-17 23:31 发表 / I! p- p8 @* E- C5 A
建symbol偷懒了吧, 全都用了IO属性吧
% a* x9 X7 Z7 Q3 W4 upower pin重名可没问题

" o/ m9 u% K; h% z, w1 y+ Z6 X2 U9 U) Q4 R; F2 O5 L2 |3 k
嘿嘿,FPGA啊,IO是不能做成power的,看来只能改成不同的了,这个规则真怪异
作者: qtec_pdd    时间: 2008-6-18 12:24
用Other导就不用修改相同引脚名称.
! T1 v( ^: N* J$ W8 u! P) n但在PCB中同样也要用Other导入,还要生成元件的Dvice,要把库加载到config_path中的dev_path下面.
作者: matice    时间: 2008-6-18 13:25
原帖由 qtec_pdd 于 2008-6-18 12:24 发表 / v; J. a0 A0 W2 h, O9 C) P
用Other导就不用修改相同引脚名称.& f3 b, F, L% M* P  O% J( u7 z
但在PCB中同样也要用Other导入,还要生成元件的Dvice,要把库加载到config_path中的dev_path下面.

2 R& K" v1 ~. L2 ?$ p  A& N+ M6 B; k
% v; _! ?! D, f5 C是啊,用other可以。
) Q4 [3 O$ _9 V5 S5 \不过生成deivce很麻烦,还不如把元件的引脚改一下来得快,唉!
作者: guyun236    时间: 2008-6-19 08:53
另外,我觉得如果用other的话,就不能无缝链接了,有点不方便。我赞成修改为不同的命名,
5 T4 j8 \1 Z8 [( f5 M" S( E如gpio1,gpio2.。。。呵呵!
作者: 九零年代    时间: 2011-9-29 14:52
正在学习中




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2