EDA365电子工程师网

标题: 为什么CPCI信号阻抗要控制在65欧? [打印本页]

作者: duck8880    时间: 2011-8-27 15:43
标题: 为什么CPCI信号阻抗要控制在65欧?
PCI的信号线要求是50欧吧,为什么CPCI板卡和背板信号线阻抗需要控制在65欧?
9 F2 A! l, U8 u0 R  ]4 j2 B
& w7 ~1 x; \8 z; JCPCI连接器的阻抗是55欧吧,加上板卡上的10欧匹配电阻配成65欧。
* M$ K5 Q3 {' o8 o5 o, G# ]0 {. s: B" ^) _
如果信号线都做55欧,不要匹配电阻,是什么效果?
. p# H- J6 p4 U/ F5 M' s" t6 h/ z% L
另外为什么CLK和REQ、GNT信号上不加匹配电阻?
作者: lap    时间: 2011-11-4 10:32
期待解答中......
作者: 113788067    时间: 2011-11-4 17:51
这个问题好像听某个牛人说过~~大概意思是说控制传输线的特性阻抗为50欧姆,或者75欧姆,就像你提到的65欧姆没有特别的原因。只要是在50欧姆~100欧姆之内任意值都可以。5 z3 Q9 |. k( j3 ?* `6 c
! G' `! q# J1 q  @& Z- h0 i3 I" ^
至于他们制定为65欧姆主要是方面他们自己的芯片制造方面(工艺等)的原因~~
作者: eggapple    时间: 2011-11-22 22:43
和芯片的输出阻抗有关!阻抗太低且重负载或则拓扑太烂时,PCI信号的入射波和一次反射波的叠加波形无法满足时序要求!
作者: eggapple    时间: 2011-11-22 22:46
PCI规范要求的就是65ohm的阻抗,另外匹配电阻一般不用加,正常的PCI芯片可以承受7V的过冲,除非你用的是FPGA。
作者: eggapple    时间: 2011-11-22 22:50
10ohm的电阻可以看做是匹配,但更大的作用是通过这个衰减电阻来降低总线的Q值,因为菊花链的信号一般都容易振荡。
作者: qq137098502    时间: 2014-3-15 15:52
楼主有没有背板的原理图参考下?
作者: shark4685    时间: 2014-3-22 10:13
跟芯片的驱动能力有关,合适的才是最好的。




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2