EDA365电子工程师网

标题: Orcad capture导allegro的网络表需要满足以下条件就不会报错? [打印本页]

作者: youxiar    时间: 2011-6-10 08:50
标题: Orcad capture导allegro的网络表需要满足以下条件就不会报错?
Orcad capture导allegro的网络表需要满足以下条件就不会报错?
& |0 s3 D# Q# H. u. ^( k1 U5 V1.元件脚必须有name,而且不能同名。(最好也将pin number填写完整)
( C# H+ d2 Y% o7 k4 m2.元件名称还不能太长,最长不能超过31个字符。
; \: x& W% Q6 y9 A5 L9 R  c; r! @+ \3.管脚的类型也不能冲突。# C- }+ A3 ^1 j7 o/ P. Y5 M# k
4.封装名称只能使用“0-9”、“a-z”、“A-Z”、“_”等字符,不能使用“/”、“[ ]”、“( )”、“#”、“+”、“*”、空格及小数点等非法字' F# u9 d9 j- c0 Z' V  {# F4 {
符。( {9 a6 R. _6 w3 t% q7 w4 ^! J
5.一个网络只能有唯一的一个网络标号,一一对应。
, L/ }: v2 o# b/ g0 `, R6.封装的管脚数必须与ORCAD原理图上封装管脚数一致,且PIN Number也必须一致。5 q7 g5 u* j; c. \1 n8 K6 s
7.注意封装的device有时会出错,里面的PINCOUNT会变为0,需要重新修改。
, {% e! e3 m7 X. e0 C8.分裂元件的每部分source part应该相同,不然产生网表会发生冲突。# _, u* i- r! T, U, [
9.库路径设置正确。: P) ^; j) O5 [: E/ W6 l6 h

作者: mindray_ty    时间: 2011-6-10 08:53
1楼的总结也是最基本条件,也要必须满足
作者: wangjing    时间: 2011-6-10 09:04
ORCAD导网表约束条件很多,分离元件的属性都要一致才行。封装名称除了那些,- 也是可以的。
作者: Daniel_wang    时间: 2011-6-10 11:47
同意
作者: Sisic    时间: 2013-10-15 23:53
謝謝分享喔




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2