EDA365电子工程师网
标题:
关于版图设计当中的DRC问题,请教一下
[打印本页]
作者:
xytjsdb
时间:
2011-5-3 11:26
标题:
关于版图设计当中的DRC问题,请教一下
Detailed DRC Errors
Constraint Name
DRC Marker Location
Required Value
Actual Value
Constraint Source
Constraint Source Type
Element 1
Element 2
4 w4 k' I' Q( J( c2 ^1 u0 u/ R/ p
Line to Thru Pin Spacing
(11.8614 51.8668)
0.2032 MM0 MMDEFAULTNET SPACING CONSTRAINTSConnect Pin "U2.3"Horizontal Line Segment "Not On A Net, Etch/Top"
& l5 m* O c- o% W, ]! x
Line to Line Spacing
(11.2268 51.8668)
0.2032 MM0 MMDEFAULTNET SPACING CONSTRAINTSOdd-angle Line Segment "Vs+, Etch/Top"Horizontal Line Segment "Not On A Net, Etch/Top"
+ B( M6 e3 i4 V/ C
Line to Line Spacing
(11.1633 51.8668)
0.2032 MM0 MMDEFAULTNET SPACING CONSTRAINTSHorizontal Line Segment "Vs+, Etch/Top"Horizontal Line Segment "Not On A Net, Etch/Top"
' e! n1 W' f6 A G6 m# k3 U; h8 \
我在布线的时候,有一个直插式原件, 希望在同一个引脚上面,top , bottom 都走线,因为这根信号线需要引到两个原件上面。但是这样会经常提示DRC错误,具体错误如上。
2 w$ s, V* j8 |7 f: V% y" x
' i6 v+ F: v0 J
我想问的是:如何修改spacing, 难道都修改为0?
/ |! [6 \4 c7 a4 n/ G+ l ]8 t
欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/)
Powered by Discuz! X3.2