EDA365电子工程师网

标题: 求助一个PCB互连设计题目! [打印本页]

作者: frankyon    时间: 2008-5-29 11:21
标题: 求助一个PCB互连设计题目!
主题不能发表题目
- w9 V- K' ]6 m& |: Z0 p+ s我要在后面跟题目 请不要删除哦 谢谢
作者: frankyon    时间: 2008-5-29 11:25
标题: 这个是题目! 谢谢
题:  逻辑和SRAM进行互连设计,数据总线为双向传输。不考虑串扰 噪声等干扰因素。 根据数据计算在PCB上走线的长度要求?(设PCB传输延迟为200ps/in)" p) e+ F; s& K5 ^
类型:   时钟周期、最大输出有效时间、最小输出保持时间、最小输入建立时间、最小输入保持时间 (ns). ^* |4 v6 {9 i: z9 H) L4 {  P0 u% Q" q
SRAM : 7.5、4.2、1.5、1.5、0.57 d. ]% H, i: M( x; U
逻辑    : 7.5、2.2、1.2、1.8、0.3
作者: Allen    时间: 2008-5-29 11:43
提示: 作者被禁止或删除 内容自动屏蔽
作者: Allen    时间: 2008-5-29 11:46
提示: 作者被禁止或删除 内容自动屏蔽
作者: frankyon    时间: 2008-5-29 12:51
标题: 非常感谢
非常感谢ALLEN  
: f& ]+ X- j8 t' U  _. E8 i正在研究!
作者: liqiangln    时间: 2008-5-29 15:06
标题:
算时序前:* z7 u. V$ |& ?/ U0 y4 \
0 O& X  X9 E5 {' h: |! W- c
要了解 数据在时钟的那个沿发,那个沿收,要不就不好弄了!!
作者: gaiwu    时间: 2008-6-5 22:43
以前是算过时序问题,可谁老记着这些.
7 I6 C9 b3 r. t9 l: u' {2 b- ^- u+ E另外我有个时序问题一直还没理清,就是差分信号的相位误差是怎么确定的,推算公式是什么,不是经验值
作者: wpsghr    时间: 2008-6-6 11:22
,学习中
作者: cmos    时间: 2008-6-6 13:40
不会啊。我去面的时候,怎么没考这道题目?% O1 h9 e' J8 c
5 B* s" z1 m7 R2 d& h' e" o9 ]
[ 本帖最后由 cmos 于 2008-6-6 13:44 编辑 ]
作者: frankyon    时间: 2008-6-10 12:42
标题: 你是不是搞定啦!!恭喜
是科技园威新软件那边么 ?
作者: meijingguoyu    时间: 2008-9-9 15:22
这么麻烦
  b% f+ f( v. }, F+ N我终于知道差距了,继续努力!
作者: emanule    时间: 2008-9-14 16:27
看不懂啊  差距太大了  呜呜 需要继续努力!
作者: sleepyingcat    时间: 2008-9-22 09:54
一直都有这样的一道题!
作者: yun12    时间: 2008-9-23 18:00
听详细
作者: hust_yojin    时间: 2009-3-6 14:20
总版主太牛X了!
作者: lovelyday    时间: 2009-3-6 17:08
好帖啊
作者: refine1986    时间: 2009-11-29 12:07
本帖最后由 refine1986 于 2009-11-29 12:23 编辑 4 k) U9 m! O; U3 O; e( a8 v$ r

2 L* U3 Q3 X/ \+ W3 |, i! F7 }可以套用飞行时间计算公式:9 v: s2 P( M  p- F8 v$ j& B* W$ a. j
Tflightmax<ClockPerild-Driver_Tcomax-Skew-Jitter-Crosstalk-ReceiverSetup+Tft_clk_max
& Q! {2 O. R' u+ O; `Tflightmin>ReceiverHold-Driver_Tcomin+Skew+Crosstalk+Tft_clk_min
% i  j- ^* u0 n8 U4 Q  O8 E7 D+ I* R该题中:8 o; @5 T# Q. I) X# a* m) ?' s  \
(设PCB传输延迟为200ps/in), q" S& h2 c! K3 ^& J( ]; j: d! @6 d: |2 w& Q
类型:   时钟周期、最大输出有效时间、最小输出有效时间、最小输入建立时间、最小输入保持时间 (ns)EDA365论坛网站|PCB论坛网|PCB layout论坛|SI仿真技术论坛7 m7 y- m+ w" f4 B3 B
$ J7 b( h9 {! ^4 o+ \9 K1 QSRAM : 7.5、4.2、1.5、1.5、0.5; S* `8 X$ X: i+ [$ Y- S1 \8 A) ?! u
6 ~2 x: X4 ?& X  w逻辑    : 7.5、2.2、1.2、1.8、0.3; M" v$ k1 U5 Z) g' r% U
Skew,Jitter,Crosstalk,Tft_clk均忽略,为0;
/ ?" h6 J$ Y: u3 q从逻辑到SRAM:
! }$ y  U: V2 k+ R      Tflightmax<7.5-2.2-1.5=3.8! t, ?: E: J* c( N: g
      Tflightmin>0.5-1.2=-0.7: T- n( k( z) h8 t& X
走线长度为0~19in  B, J0 L& }7 S: p" q. K
从SRAM到逻辑:* b5 k( d( h  I) z( Q
      Tflightmax<7.5-4.2-1.8=1.5* o; T( v8 m; ~0 `
      Tflightmin>0.3-1.5=-1.22 q4 c2 I; d0 C8 ]
走线长度为0~7.5in  a7 [! h+ j7 Q# N5 V

% _: f7 |( ^+ J, u1 Y; k如有不妥,欢迎大家指正
作者: willyeing    时间: 2011-1-28 09:50
嘿嘿不要记公式,要理解各个参数的意思,画出时序图,一看就知道公式是咋来的,给公司写过一个ppt,无法导出,要不然可以共享给大家!!!
作者: xiaxiang    时间: 2012-4-21 14:32
谢谢分享。




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2