EDA365电子工程师网

标题: 弱问一下退耦电容的位置 [打印本页]

作者: mengzhuhao    时间: 2007-10-29 18:40
标题: 弱问一下退耦电容的位置
这样放置应该可以吧?. p9 r2 T- M9 a; R5 {; A
大家一般如何放置退耦电容的,退耦电容的地端是不是直接与芯片对应管脚的地连接在一起吧?, r, F1 h. t- e! V' K% A9 t# I" W

) z! _: }4 j/ v! _
作者: mengzhuhao    时间: 2007-10-29 19:46
) b3 {* p( d% U# O! f7 \
! z) Z; n! q# `7 F- v. f1 h

9 V3 i* g; n1 c. b9 [1 _) e( j# H我大概这样布置了一下
3 J4 A/ U. c6 l$ D那个最大的是10uf的; A4 A7 Y) Z+ Z$ H: L( g7 O
其他的都是0.1uf的电容,每个在就近的对应管脚处
/ F( s) M( S' @2 I/ x6 h那个10uf在在布局与走线是不是随便放个位置与0.1uf的电容之一连接上就可以了吗?
作者: mengzhuhao    时间: 2007-10-29 20:07
在一论坛上看到的:) e" }) [! v$ L2 j
【1】  不是。因为你的电源还是从外部引入的,所以要考虑人家的负载能力。- j* Y6 \3 I$ x7 {$ ^/ \& o

5 @4 e' b* v, f+ A, t  电容很大时候,通电瞬间的浪涌可能让电源过载。+ n( t. Z5 z+ {! D, T) j3 J
# U: k7 X3 u4 O8 T
  除此之外,就是成本,空间之类的考虑。) t+ S$ Y$ T# C9 o
, X4 p9 Q3 g, }
  最重要的是,别让别的工程师笑话,不能上无限多电容。
7 p: n( v5 J9 a" I9 u* l/ I
8 s5 s7 N  [0 e  k  y  @' K/ _
《它这里指的是不是那些有极性的电解电容吧?如果不是电解电容的话是不是就没有这个问题了?》! L/ w, ~/ b0 h* N5 o

5 y& n8 K1 C/ @; Q【2】其实电容放很多意义不大的。
1 v5 f# }3 P! [, R! k你不可能把电容都集中在一个很小的区域内,之间肯定要导线连接,
6 o% \  r8 K+ s- `$ ~9 \这样一连接,电容的意义就不大了。
9 _# Y( s1 Z4 _! l* K: ~其实只要在靠近芯片电源管脚的地方安置足够容量的电容就差不多了。
! R0 J$ X0 @; V8 p' a" p还有就是不要选择同样容量的电容或者是一些电容容量是二、三等倍数关系的。
, {4 f3 K& _: L* t! X( z: B6 }7 {选择一些0.1uF的,一些0.01uF的,一些0.001uF的搭配着放效果会好些。
- S9 m  v# n7 Y. x, u$ t: _/ r8 N8 N! R# n9 a
《我的理解是选一个大电容和一个小电容搭配的原因是,大电容有寄生电感效应,当频率较高的时候就类似一个大电阻,这些高频的信号就无法谢放,所以加个滤高频的小电容;但是这个大电容一般多指那些电解性质的电容吧?如果是具有非寄生电感的是不是就没这问题了?》
+ A6 `4 G% D0 o9 j' }5 E- J8 }* m8 M+ m1 O! R9 U: v& F
【3】那么如何合理的确定板上的电容值呢?" Z& D+ P# m' k/ T0 v
如果将选取的容值定为10u、0.1u、0.01u,6 S& V2 {1 U+ m) S( g4 d% R0 M
每种应该使用的个数应该怎么确定呢?% z# J8 M- u! W( j1 _

' f( ^; ?- G7 V% [5 Z1 G; E5 I看要多高的要求了1 @9 ~) F; W3 j6 B) J. N- A, T
精密电路的话要分析抑制那些频率,然后再选容值
( z* Z1 p. f5 p- a' O: l1 m
- C, l! ^. h8 [: |$ I, ~《你说这个怎分析?是通过电源完整性仿真出来的效果吗?》
作者: Allen    时间: 2007-10-30 08:51
提示: 作者被禁止或删除 内容自动屏蔽
作者: mengzhuhao    时间: 2007-10-30 08:59
原帖由 allen 于 2007-10-30 08:51 发表
5 O; N+ m3 O* Y7 S2 r0 M" E7 w" P2 }/ A你第二张图存在的问题:! [- q1 t* w; f$ f4 u( H: j
(1)你的几个小电容应该旋转180度。1 X) d: G$ t  q' V6 R* v% i
(2)大电容最佳方向是竖起来放置。
0 u3 m* Z# R8 o. t" F: b做了个类似的图,供你参考,图中黄色网络为电源:, h$ ~# i1 f4 q# P, H1 M7 y
692
多谢!像图中的下方 以后多个电容 那样放置是不是就不能达到最近原则了?
作者: Allen    时间: 2007-10-30 09:15
提示: 作者被禁止或删除 内容自动屏蔽
作者: mengzhuhao    时间: 2007-10-30 17:21
原帖由 allen 于 2007-10-30 09:15 发表 ! K/ U. J% F1 m; H6 G
你图下方的电容布局比图左边的电容布局强多了,下方的电容布局能得90分,对付一般的高速板是不会有问题的,只是从精益求精的角度来说,你摆成我那样的就能得99分。
9 E* K8 s, u; O但值得注意的是我铺的那块铜皮,有些情况下, ...

  h/ R* z* d4 X- y$ s# F8 D! u我按照你的说法来布置了
, i' f% w- \, ~2 t但是为了尽量靠近管脚处6 ]" E4 ~1 X) X! Z0 Q
我只能然退耦电容交互着错开摆放,见附图# K) P% y6 t1 r4 s# \6 ]2 Q
对地与电源的via暂时未画,我一般是先大概走完旁边的线然后再打这些via,这样的步骤应该没什么大问题吧?
6 x; E0 m$ ^6 x$ \8 U$ h! \6 h3 |1 E请再指点

Snap1.jpg (215.68 KB, 下载次数: 26)

Snap1.jpg

作者: mengzhuhao    时间: 2007-10-30 20:20
为了看的清楚
& x7 U$ u2 n0 a( D  M* X5 t我关闭了top显示  欢迎讨论

222.JPG (101.47 KB, 下载次数: 27)

222.JPG

作者: Allen    时间: 2007-10-30 20:33
提示: 作者被禁止或删除 内容自动屏蔽
作者: mengzhuhao    时间: 2007-10-30 21:01
原帖由 allen 于 2007-10-30 20:33 发表 $ B/ Z$ ]; w. Q$ Y) t2 v  ^3 O
如果你的电容很多,你可以直接把两个一起并起来放置,放在孔的两边就行。
本人愚 能给一个图示吗 可能更好理解
作者: Allen    时间: 2007-10-30 21:41
提示: 作者被禁止或删除 内容自动屏蔽
作者: mengzhuhao    时间: 2007-10-30 21:43
原帖由 allen 于 2007-10-30 21:41 发表
! |, I2 T) s( ]1 l) x# ^, ?* W不好意思,我看错了,我以为你一个PIN要放2个电容。你的图没有什么问题,不过你也可以摆成下图这样:! E. d, N" ]( H: `, S

3 Q4 u/ c/ B4 s. c9 G709
看上去比我的要好啊!!!
% o. P4 V( D" d0 ]" c0 J6 B1 w" a- J; b- d" W
强一个字
作者: zqy610710    时间: 2007-11-1 11:14
提示: 作者被禁止或删除 内容自动屏蔽
作者: mengzhuhao    时间: 2007-11-1 17:16
原帖由 zqy610710 于 2007-11-1 11:14 发表 ; ]- M7 n1 M; ^; C3 \
应该先把地、电的靠那个打上再走线,如果你的线比较多的话,就没有地方打孔了,而且即使有地方打孔,到时也要调好多线,反而会浪费时间和精力。
多谢指点!
作者: hygneu    时间: 2007-11-2 09:41
vcc- pin -gnd 的环路面积要小
作者: butterfl6    时间: 2007-12-11 16:21
学习先
作者: liujie123    时间: 2008-1-11 16:56
学习了
作者: mark0908    时间: 2008-5-27 09:41
熟悉下
3 z! f, h# e2 L( c看圖看的有點雲上的感覺
作者: zsq0503    时间: 2008-5-27 14:13
非常支持
作者: lisaliang0520    时间: 2009-10-22 17:10
学到东西 很感谢两位的讨论
作者: zjdsll    时间: 2009-11-5 08:33
学习了,原来放电容也有这么多讲究!
作者: ljh952    时间: 2009-12-14 09:40
大电容为什么要竖起来摆放? 总版主,能说明原因吗?
作者: zhujb1999    时间: 2009-12-22 13:51
via 在高频电路当中就相当于一个电感,电容滤波的最佳方式应该是不通过Via孔,这样将板子上的电容都在背面可能不是一个好的选择,当然布线的时候会有很多其他的考虑,取一个折中的点就可以了。另外,对于同样封装的电容,是并联多个容值的效果好,还是单一容值的效果好主要看寄生参数都是主要集中在什么地方。对于都是0402封装的电容来说,并联0.1  0.01  0.001  效果应该不如并联两颗0.1。
作者: ieracll    时间: 2009-12-24 12:31
回复 4# Allen
2 q0 w, z: ]' M; g3 s
! ?2 h! y$ `7 E7 n9 `. ]% ]- f2 Z- ]. @
    为什么大电容竖起来放置效果好?是因为回流路径短吗
作者: honey2008    时间: 2010-5-6 19:13
"大电容有寄生电感效应,当频率较高的时候就类似一个大电阻,这些高频的信号就无法谢放,所以加个滤高频的小电容- M4 t2 Q  H2 k3 B7 W; F, P
给电源提供合理的连接通道往往比布局本身还要值得关注"
. W0 R* ?! U% f/ S% O做个笔记
作者: kukulang    时间: 2010-5-7 11:33
很经典
作者: entoshy    时间: 2010-9-17 11:16
关注
作者: suxiaoli2000    时间: 2010-9-27 13:39
学习了,不错
作者: yjc68    时间: 2010-11-26 11:14
learn
作者: tfj20032570    时间: 2010-12-20 19:06
谢谢楼主 $ j! B  e' d# p% H( H

作者: azalea_dws    时间: 2011-1-6 15:39
学习下!!!
作者: fenghwu    时间: 2011-1-31 16:41
来看看学习先
作者: zhousea    时间: 2011-4-3 11:38
很好+ i/ i+ G4 o  J# m/ ]
学习了
作者: tekom    时间: 2011-4-14 17:32
学习了,我司做相机的,DDR 每个电源脚上放置俩个电容,10NF 和0.1NF 这样好不好.频率108MHZ
作者: yezi0611    时间: 2011-4-16 15:54
学习了~~~
作者: 浩海澜沧    时间: 2011-5-9 11:37
刚刚和同事讨论,他们说如果放置的时候,0805和0603交互分配会更优一些。。。
作者: beihaifuyao    时间: 2011-6-27 23:05
学习了!
作者: sunqiong205    时间: 2011-7-27 19:34
学习了
作者: shuyi    时间: 2013-1-8 23:09
学习了
作者: EDADQP    时间: 2014-5-14 16:30
在不考虑板厚的前提下这样放置滤波电容确实是布局和布线来说都是节省空间和高效的,但如果一个单板有2-3mm甚至更厚时 这样异面放置滤波电容的实际走线长度至少有140mil 是否还能体现就近原则.所以再板厚比较厚的情况下 是不是同面放置电容更好些呢.
作者: moca    时间: 2017-12-8 14:03
合理的連接通道真的非常之重要,高手
作者: duzz    时间: 2017-12-21 16:41
版主,电容竖直摆放,是不是因为它的退耦半径!!
作者: duzz    时间: 2017-12-28 10:23
每看一次,都有不同的收获
作者: WuJin_eOakJ    时间: 2018-4-18 17:45
学习了, [* I0 @  k/ w9 M. w9 K& Y

作者: lukeluck    时间: 2018-4-23 11:56
应该参考数据手册吧,一般10uF的电容应放在某个特殊的电源管脚,数据手册会有说明
作者: clp783    时间: 2018-5-24 16:11
路过看热闹的。
作者: davidxx    时间: 2018-6-8 18:56
过电容再进PIN




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2