EDA365电子工程师网

标题: 为什么PCB电源部分的电感和mos管所在的区域不允许走线 [打印本页]

作者: legendarrow    时间: 2010-10-27 15:52
标题: 为什么PCB电源部分的电感和mos管所在的区域不允许走线
开关电源的MOS管和电感所在的位置不同层面为什么不能走线
( J& N  j; g4 J. N即使我的第2层是完整的GND,有联系吗
8 u4 i2 a2 m/ G. ~+ L' `( z
作者: liqiangln    时间: 2010-10-28 11:00
首先这两个器件是干扰源,不推荐走线,没必要冒这个风险。7 I& ]5 k, [0 ]6 D7 q! N# @
! F0 T. ?: L4 j+ \* c
即使你参考层是地信号,理论上是屏蔽了,不过还有2点需要考虑9 `' \+ Z0 S# G/ j" L
1:地平面上是否会抖动,根据感性理论,如果上面的电感在震荡,通常会产生相反的电流流向在地平面上
7 o. P/ D; r# [/ L& ^& Y5 {3 T2:这2个器件都是升温器件,这样你对应的板材介电常数以及铜线都会发生变化,对应点的阻抗也就变化了,低速还可以,高速就值得冒险。
作者: ychhj    时间: 2010-11-5 16:17
学习学习。
作者: forevercgh    时间: 2010-11-10 19:16
1.走线会造成phase点铜皮的不完整性,造成low side mosfet漏极尖峰的加剧,劣化EMI
3 @$ B$ t; H$ S2.开关噪声会耦合到走线上
作者: beihaifuyao    时间: 2010-12-21 23:08
study  study
作者: panfei557    时间: 2010-12-22 15:51
学习学习了
作者: RobertHsia    时间: 2010-12-23 13:30
恩 恩
作者: willyeing    时间: 2011-1-4 10:17
学习了,前一段时间我们设计的PCB就出了由于这个原因产生视频干扰问题!!!
作者: 86232648    时间: 2011-1-4 10:56
O(∩_∩)O谢谢!
+ e8 f) b; c( g4 {' m" d
作者: vincent_xiao    时间: 2011-1-5 13:41

作者: NIWO99    时间: 2011-8-27 11:14
那在电感下面过孔可不可以呀???
作者: beihaifuyao    时间: 2011-10-1 12:27
学习了
作者: wangjunchao401    时间: 2011-10-1 13:32
支持 楼上观点
作者: cjj123    时间: 2011-10-8 16:31
study
作者: yujishen1211    时间: 2011-10-9 10:41
类似于晶振、晶体的处理方法,因为表层走线会受到器件的产生的电磁干扰
作者: txtzz001    时间: 2011-10-25 13:59
学习了,谢谢
作者: daohong2010    时间: 2012-6-9 11:25
学习了
作者: 蝴蝶效应019    时间: 2012-10-9 15:01
学习了
作者: Tiphone    时间: 2012-10-10 22:46
学习之。
作者: 汇坛小散    时间: 2013-3-13 20:40
确实会有干扰
作者: 1011625143    时间: 2013-3-15 12:01
做封装的时候做一个禁止布线层
作者: chunhuai    时间: 2013-3-16 21:31
学习了
作者: lgl2466    时间: 2013-3-18 13:30

作者: Cyliang    时间: 2013-8-3 15:27
学习学习~~
作者: bingshuihuo    时间: 2014-5-21 13:56
study  study
作者: 台风12    时间: 2014-8-14 08:42
又学习了一下
作者: mj19901002    时间: 2014-12-3 19:46
学习了
作者: 光辉    时间: 2014-12-23 12:03
学习了
作者: mj19901002    时间: 2014-12-24 15:48
顶一下
作者: zhongyiacui    时间: 2015-1-12 17:21
貌似是这个phase地方的电源不是很干净,所以建议这个地方的器件和铜箔下面不允许走线,内部各层都不可以,而且尽量让其他信号线远离这个地方!个人经验谈,理论懂太少,仅供参考。
作者: 超級狗    时间: 2015-1-12 22:12
https://www.eda365.com/thread-96700-1-2.html
% t$ d4 e2 s6 j. e+ j. E) A) r& N' N2 H7 S: r5 Q/ H6 v4 c

作者: myl593799546    时间: 2015-1-13 23:33
推荐答案有点深奥,版主的答案我还可以看得懂
作者: 北漂的木木    时间: 2015-1-14 15:35
good good study,day day up!
作者: EDADQP    时间: 2015-1-19 11:16
,加强记忆
作者: karen00    时间: 2015-1-21 14:51
liqiangln 发表于 2010-10-28 11:00
7 L9 T, d1 p' S& V, e首先这两个器件是干扰源,不推荐走线,没必要冒这个风险。
9 B0 p, ]2 q/ Q7 B% V: G/ u: @" _
, \7 K/ l% a4 p3 y. A6 b& p即使你参考层是地信号,理论上是屏蔽了,不过 ...

% y# X7 [3 I$ i( W( \赞一个
2 i% _' L; A+ Q4 ~. G# l. _
作者: 陈始皇    时间: 2015-1-26 13:55
答案已经完美了
作者: mj19901002    时间: 2015-1-28 16:03
study
作者: 九月雨江南    时间: 2015-9-23 20:58
学习了学习了
作者: alienware    时间: 2015-12-20 15:13
mos工作开关状态是干扰源,电感电磁辐射
作者: legendarrow    时间: 2016-3-3 15:59
以前总是认为是高速线干扰电源) {* q+ P' d1 f: M& x* H; G- i
后来发现电源的噪声也会耦合到信号线上发射出去




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2