EDA365电子工程师网

标题: 版主,请帮忙解决,DRC Warnings [打印本页]

作者: carrolchan    时间: 2008-5-4 23:45
标题: 版主,请帮忙解决,DRC Warnings
我想在IC的一个引脚放置上低电平,所以我加了一个低电平的port,如attached所示,
$ W) M: \, ^. f* ^! g  b, i在做drc检查时出现了下面warnings,
1 c' a$ s) j$ kChecking for Unconnected Nets$ q7 ^: M, q. z" W0 B
WARNING [DRC0006]   Net has fewer than two connections $D_HI:  SCHEMATIC1, PAGE1  (83.82, 73.66) : `! `1 ^' O- H/ A$ x2 E1 y2 i
WARNING [DRC0006]   Net has fewer than two connections $D_LO:  SCHEMATIC1, PAGE1  (170.18, 78.74) 4 Q: b+ |0 @+ v& h' P
是不是我电路没有画完整还是什么问题,如何修改?
( d1 _+ i' d$ R
) V3 d" T* ^  R5 o2 h" T7 d, W+ k还有一个问题就是老是出现如下的warnings,attached(net has no driving source)是图片
/ |; c2 G- k$ g- SChecking for Unconnected Nets+ D8 n( P% i+ U. R- ]
WARNING [DRC0007]   Net has no driving source U3,GND:  SCHEMATIC1, PAGE1  (58.42, 50.80)
6 F+ W: R- ]1 M/ F$ H% H  J' p9 @; N: l- w- d, ]) e
以上两个问题急切的版主协助,版主,救命呀,为了这几个问题我摸索了一天都没有搞定,星期天什么事都没有搞成* v7 K! x2 g3 o! S1 s( t9 @9 t4 h

0 Z8 c: K* A5 g# \5 }- z4 p这些问题解决了.我就打算学习如何生成网络表和bom表,以及layout footpint问题

untitled1.jpg (146.57 KB, 下载次数: 6)

warning images

warning images

net has no driving source.jpg (149.94 KB, 下载次数: 5)

net has no driving source

net has no driving source

作者: numbdemon    时间: 2008-5-5 12:50
Checking for Unconnected Nets/ k* ~; Q9 x, D- q; L
WARNING [DRC0006]   Net has fewer than two connections $D_HI:  SCHEMATIC1, PAGE1  (83.82, 73.66) : S( B0 u0 ^' _" K
WARNING [DRC0006]   Net has fewer than two connections $D_LO:  SCHEMATIC1, PAGE1  (170.18, 78.74) EDA365专业PCB设计论坛网站|PCB layout设计|高速PCB设计|SI|PI|EMC仿真设计( C7 y# o4 _: [* E0 u  k2 ^( V0 S( U
  r, P9 a* [( d$ {: t8 \是不是我电路没有画完整还是什么问题,如何修改?5 P& }, a  z$ f7 T' ], f0 a1 b' C
====〉net两端都要有连接的,否则就会报警告,(不是error,你可以忽略)& K) l% h/ k1 i$ K
解决的办法很简单,你这个IC的低电平引脚肯定要连接到其他元件上的吧,比如接到地,在Port的另一端作一下连接就好了。* r0 M' n" ?5 L$ d( H- d
引申:推荐使用Offpage connecter作页面连接,电源或者电平使用power符号
0 x" w3 F: B' s6 a0 z6 R, R! `0 F) Y7 P" q
还有一个问题就是老是出现如下的warnings,attached(net has no driving source)是图片PCB论坛; @) G, L  ^# U  i5 D/ i3 t4 H. B+ i0 T8 G
Checking for Unconnected NetsPCB设计论坛网站) j( i& q; \9 K6 N" s1 u" C! c+ `" v, O/ E+ k1 K% w. f8 C# j
WARNING [DRC0007]   Net has no driving source U3,GND:  SCHEMATIC1, PAGE1  (58.42, 50.80)
2 V2 ^# N6 r0 Q; i% H0 Y5 F/ C====>74LS04非门的电源和地引脚你都没有连接,在原理图上看部出那两个引脚,但是实际上是存在的,所以要作连接,否则这个非门也没有用阿(没有供电);edit part就可以看到电源引脚了 www.eda365.com/ n4 z; x: W3 o% l+ V& Z; n9 m) ~/ t5 d6 _. G6 ?
+ E( v; z7 f" D" B
[ 本帖最后由 allen 于 2008-5-6 09:23 编辑 ]
作者: carrolchan    时间: 2008-5-5 19:01
那么我有另外一个疑问,
- L6 b9 Z6 _4 \那个端口本身不就是表示它是一个高电平吗?为什么还要连接,该怎么连接呢?
8 ^) K" h% a' ?$ E是不是高电平直接通过一个电阻连到vcc,而低电平直接通过电阻直接连到低呢?' H5 {: C; K+ d: G: h" }* C
请版主指教
作者: numbdemon    时间: 2008-5-6 09:20
原帖由 carrolchan 于 2008-5-5 19:01 发表 7 w: A9 E2 k* K
那么我有另外一个疑问,; m) |. Z$ W- ]  Q
那个端口本身不就是表示它是一个高电平吗?为什么还要连接,该怎么连接呢?
" \& _% s" S; W0 o7 H1 r0 M是不是高电平直接通过一个电阻连到vcc,而低电平直接通过电阻直接连到低呢?' y5 {5 f( |/ {; ?- b' k; t6 c
请版主指教

/ b" b& e# N8 g  ~, H& e
! x1 ~) d# f2 P/ W/ Z; @& R4 D你那个端口从哪个库里面调用的?
作者: carrolchan    时间: 2008-5-6 19:08
是orcad本身自带的port库里面的一个符号。
9 v& L6 O. B( Y' o) B/ K1 E5 ^( y& m8 }' ~! x& B
里面有很多这样的端口,我需要放低电平,看见这个符号像,所以就用了,没想到会出现问题。$ s+ b/ g0 _, P+ R# _: `
主要还是我对port库里面出现的各种端口不熟悉造成的,不知道什么时候该用哪个端口,
  d. V% P6 x& e5 }% u* {. m" G版主能否仔细的给解释下,我真的很想知道。
5 k+ |( v% k. L- P3 f6 }& I还有那些自带的各种power,ground库,不知道该怎么用,
作者: numbdemon    时间: 2008-5-7 12:34
通常使用CAPSYM.OLB的符号
作者: carrolchan    时间: 2008-5-8 19:47
不好意思,我前面说错了,其实我是使用的capsys.olb中的符号---高低电平的符号。我看书上说这是两个pspice符号,1 T  z4 l  ]4 U+ k
版主能否告诉我这两个高底电平符号该怎么使用?
4 ?3 N2 D' I8 M0 j/ [6 d8 n2 v; |; m5 l5 l4 w2 r. P5 b
我个人认为:
: m( w+ E$ C7 B" u0 u如果某pin需要设置为高电平,我可以直接通过一个电阻连到vcc,设置底电平直接通过一个电阻连到GND,这样的话这两个符号根本用不到,
% m7 m2 N; E% \$ u0 Z/ d5 x到底怎么使用高底电平的symbol呢?
作者: numbdemon    时间: 2008-5-9 09:23
原帖由 carrolchan 于 2008-5-8 19:47 发表 ! H+ K2 d2 ~1 {
不好意思,我前面说错了,其实我是使用的capsys.olb中的符号---高低电平的符号。我看书上说这是两个pspice符号,$ e, G4 e4 \- D1 \- U
版主能否告诉我这两个高底电平符号该怎么使用?3 @7 Y8 n: a8 t

* _: I! ^# k* @7 r6 ]我个人认为:* G+ U7 m, x0 z7 f
如果某pin需要设置为高电平,我可 ...
. X; B3 |# Q( c$ W  c) n( Q. C5 V
这个符号只是在做Pspice时候用的,一般画原理图就照你的方式作,接 VCC GND
作者: carrolchan    时间: 2008-5-9 16:44
我还是有个疑问: 为何在做psipice时才用这样符号,
7 Z9 x* o( s2 i; K  q! c3 d5 h& v按照我说的那种连接方式不可以做吗?
* X/ b& F" i6 W4 I画原理图不可用带psipice库的symbol吗?
作者: numbdemon    时间: 2008-5-12 09:16
两个库面向不同的设计,仿真 和产品设计必然是要分开的
作者: fee110    时间: 2010-10-14 16:45
楼上正解,两个库目的不一样
作者: cyx    时间: 2010-12-16 11:50
学习下
作者: w363045389    时间: 2011-2-18 19:41
恩,以前学AD的时候知道一些东西。现在初学orcad,不是很懂,那个“忽略”怎么设置呢?
  I. l# d3 c5 i; }0 u( A就是不让系统检查那个,忽略这个错误!




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2