EDA365电子工程师网
标题:
布线“串扰”问题有多重要?
[打印本页]
作者:
mpoix
时间:
2008-4-24 23:16
标题:
布线“串扰”问题有多重要?
板子上是ddr2芯片,上下摆放
" I3 r2 E0 c, b# T) w9 |9 f
: x1 }: g, T5 t1 y4 E0 f
现在对内存进行写入、读取操作
0 r, X* l: e3 U
发现结果很乱,有的正确,有的错误
" r9 ?8 W! C" N" l
不好分析是什么原因
" O0 [+ G# u4 U& i C7 H
+ N; C3 @" Y- v# O6 b
可能是串扰的原因么?
\+ B% O0 ?7 J8 P- {& v
时钟使用100MHz频率
8 {! e" j" m8 a8 Y
0 S6 f8 \# k, Z' C: k' n
谢谢
* y3 R; _2 F; g& [
. l5 C1 i* _# X' F! c5 s3 C
5 n& Q0 j+ P2 g! g" ~" g! G
[
本帖最后由 mpoix 于 2008-4-24 23:17 编辑
]
未命名.PNG
(550.31 KB, 下载次数: 1)
下载附件
保存到相册
2008-4-24 23:17 上传
作者:
sleepyingcat
时间:
2008-4-25 08:47
一般由串扰导致的误码很少见,你可以仔细测量一下信号的质量都怎么样?特别是发生错误的时候的信号波形.
作者:
chfj3974
时间:
2008-4-25 17:17
好象我帮不上忙。
作者:
zl_20080407
时间:
2008-4-27 13:36
每天都有新发现,顶一下
作者:
anping_2008
时间:
2008-4-30 00:02
我是新手,还不懂这些问题。
欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/)
Powered by Discuz! X3.2