EDA365电子工程师网

标题: 16.2遇到的问题 [打印本页]

作者: lwh123468    时间: 2010-7-3 10:11
标题: 16.2遇到的问题
整块板子做下来所遇到的最头疼的问题就是
% t( I. T% q9 c) Z在约束管理器设置好的差分线的规则,当将原理图再次导入到PCB中时,以前设置好的差分规则却没有了,必须重新设置。声明:我以前设置已经保存过。仿真时的模型添加也遇到类似的问题。 不知道大家有没遇到过
作者: shark4685    时间: 2010-7-3 12:42
楼主可是试试先导出再导入。
作者: WilliamWu    时间: 2010-7-5 16:36
楼上的方法值得一试
作者: lwh123468    时间: 2010-7-8 07:56
通过几次的交涉,找到是每次在重新导入网表后就把原来设置的规则都乱了,这也属正常,因为导入的网表都是新网表跟原来的PCB中设置规则是不一样,所以每次导入网表后都的重新设置规则。4 l& D: z$ S3 Q1 [& C7 L" X. U  N7 o* f
不知道我说的对不对?
* P$ r! ]7 S; r; X望指教,谢谢
作者: mingzhesong    时间: 2010-7-8 16:29
可能原理图cm框有规则,那边同样可以设置,应该是两边规则不一样
作者: fengyunli1    时间: 2010-7-8 21:24
把原理图里面对net设置的规则杀掉,然后在netin就没有什么问题了




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2