EDA365电子工程师网

标题: BGA多电源处理及去耦电容布局 [打印本页]

作者: lygo    时间: 2010-3-7 20:18
标题: BGA多电源处理及去耦电容布局
本帖最后由 lygo 于 2010-3-8 23:44 编辑
2 t3 a9 d/ V) p7 f
9 z# Q3 z4 \4 \& @2 {- u由于本人第一次做Layout,BGA 间距0.8mm、直径为0.4,此BGA为两组电源(1.8V、3.3V)供电,如下图:
) D: {8 S4 x3 u) [9 m+ V  u7 Y+ P% ?% \: _4 j9 }( u
6 f0 r6 V' N, {) R% U/ b# \
            4 v6 W/ a2 h5 K: w3 h' E: l* E$ d( N
        注:黄色为1.8V、蓝色为3.3V、绿色为GND、红色为信号; C* q6 S. n# s% f8 K
请教:1、此芯片应设计多少个退耦电容较优合适?
$ q4 Z' ~# B0 Y; f         2、各退耦电容应怎样布局?3 O! p/ {2 S7 {$ W8 k& z
         3、各电源引脚走线应为何种拓扑结构,有平面层与无平面层时应怎么走线?5 X. F/ m- g2 d4 f: P( n5 S; c
         4、以下两种叠层结构那种方案更适合此芯片?! m5 L! I% i6 _  ]3 s1 d
             叠层1:TOP、S1、GND Plane、Power Plane、S2、Bottom+ y% b7 g$ A3 g) T5 B+ L5 h
             叠层2:TOP、GND Plane、S1、S2、Power Plane 、Bottom

S3C2410.jpg (85.88 KB, 下载次数: 1)

S3C2410.jpg

作者: lygo    时间: 2010-3-7 20:19
请坛子里的高手指教
作者: dreamfly2009    时间: 2010-3-8 10:31
没有NC管脚?* d3 W; f4 I& q, k1 H5 I
采不采用盲埋孔设计?
作者: lygo    时间: 2010-3-8 18:36
回复 3# dreamfly2009
4 Y, u2 ~' _8 |4 o
: m9 S2 }& X2 P
) q; [# |# ~8 K% W( i   没有使用盲埋孔,请指教。
; U% ~' L2 Z. L" L) j   谢谢
作者: duanjian205    时间: 2010-3-10 14:16
我觉得 SIG, GND, SIG, SIG, GND, SIG最合适。1 Z, J8 q5 O( G8 Z; L3 M
主要信号布在三四层以及顶层,底层专门走电源。
作者: adaegg    时间: 2010-3-10 16:26
滤波电容只能放置中心空区域和 打via时一半上一半下,当中留下的区域了。* \" e4 P  e- a' M$ i7 k+ M
; ?. e6 c- w+ ~4 S, f/ J
我选择叠层2,top ,sig1 都能参考到,sig1 走重要信号,
作者: simoncx    时间: 2010-3-24 15:27
1.叠层2:TOP、GND Plane、S1、S2、Power Plane 、Bottom/ x3 M- n# V* N/ ?
     2.bypass电容可以十字架分布,第5层即电源层采用20H原则,主电源为3.3V,1.8V电源可适当分布于第4层!个人见解,仅供参考!




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2