找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1116|回复: 3
打印 上一主题 下一主题

请教各位 关于 DDR2的仿真

[复制链接]

10

主题

37

帖子

333

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
333
跳转到指定楼层
1#
发表于 2009-9-7 20:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近老大让看看DDR2的仿真,我刚看了两天协议,发现时序要求比较多4 ~# C/ e# M/ J7 E# _
而且有一些是光在板级上是不能完全搞定的,所以现在有些茫然。% q% N8 c8 a& y6 ^. y' S1 w
- k+ r, N8 j$ y7 C
    还有read和write的时序是不同的,那走线的约束该怎样设定呢?% y0 u) i& O5 J" ^6 p
如果按照写时序来做约束,那么读就不能满足。。# O, v" z8 p; [! T6 R

7 j# e. k( k7 D, G; a5 [6 a- P$ ^# w    还是这个要由controller那边去作区分,可是这样的话仍然不知道该怎样去约束。& y3 f$ F" b5 u2 s  K8 ]9 [6 ~; @% r
希望各位给些意见!!~~~
9 ]# g6 x8 H! T6 `' C) z! Q4 x1 M6 Z) P. ^9 x
    有没有一些实在一点的文章呢??看过几篇,很泛泛。。。。。。7 d# m3 k$ y1 l0 \, v% d

  l$ q% h6 k% F/ r    谢谢各位
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

13

主题

93

帖子

-9233

积分

未知游客(0)

积分
-9233
2#
发表于 2009-9-27 20:50 | 只看该作者
期待高手指点一二

0

主题

8

帖子

-8989

积分

未知游客(0)

积分
-8989
3#
发表于 2009-10-7 15:39 | 只看该作者
read和write的时序在本质上是相同的,只不过驱动端的tva和tvb与接收端的建立时间和保持时间不相同罢了。/ ^1 Z7 R4 q- e
在实际设置电气性能约束时,控制DQS与DQ,CK与地址控制,等之间的约束就可以

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
4#
发表于 2009-10-8 15:48 | 只看该作者
1# xf622 & q3 u$ ~' v. d
不太明白你为什么要用时序来控制走线约束,你们没有PDG吗?不写LAYOUT GUIDE 吗?时序就是求时间余量。如果没PDG那你只有自己做了,DQS/DQ,CLK/ADD  ,我们老大说SI/Timing都要做。
我做SI有两年了, 刚刚入门呀, 希望和大家多多谈论。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-27 04:21 , Processed in 0.057044 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表