EDA365电子工程师网

标题: 484脚BGA布线 [打印本页]

作者: chenqinte    时间: 2009-6-30 10:10
标题: 484脚BGA布线
小弟现在在画一个板子,有一块484脚的BGA,因为要引出的管脚比较多,之前都是画4层板,现在可能要画六层板才能引出这么多的管脚.大家谁有六层板BGA布线的资料,或是相关的一些心得,请大家能跟小弟分享下,先谢谢了.
作者: jimmy    时间: 2009-6-30 10:23
本帖最后由 jimmy 于 2009-6-30 10:31 编辑
; ^6 F( N( V; E+ ]7 j8 D5 ~( {- {' Z- }+ w" }8 F7 U7 ~
六层也拉不出来吧/
" A7 Y4 O6 E$ \! Q7 f1 c$ _; s. B' @+ z3 ]4 |5 W
含BGA器件的PCB布局布线经验.pdf (375.17 KB, 下载次数: 370)
作者: chenqinte    时间: 2009-6-30 11:12
不全拉,400多个差不多了.这个pdf我看过,我想知道的是具体点的,怎么把管脚引出来的画法.我现在画的是1.0mm Pitch PBGA – 0.125 Trace.还请大家多多指点
作者: jimmy    时间: 2009-6-30 11:15
三言两语岂能说得清楚...
% E; @6 I3 @% W0 v/ }. s9 w, |
4 o( `. |5 j9 G  u: u% A8 D很多东西只能身教意会,无法言传
作者: chenqinte    时间: 2009-6-30 12:28
对于六层板的分层可否如下:顶层-地层-信号层-电源层-地层-底层
作者: jimmy    时间: 2009-6-30 12:43
可以,问题是三个走线层够不够用。; C2 Z# f& V9 n# e

+ [, m2 q! D7 a9 F) \& b也可考虑此种方案:TOP-地层-信号层-信号层-电源层-底层
作者: gracewthree    时间: 2009-6-30 16:33
謝謝, 特別是jimmy的分享
作者: wangliliang    时间: 2009-6-30 17:05
我认为TOP-信号层-地层-电源层-信号层-底层这样的层叠比较合理
作者: chenqinte    时间: 2009-7-1 22:09
本帖最后由 chenqinte 于 2009-7-2 08:25 编辑
1 {3 D" t8 i0 s, }9 p4 x# H
: a9 Y2 ]/ E, T1 I这两天一直在画,差不多都把管脚引出来连上了.老板说了一句话让我崩溃了,不能打盲孔,不打盲孔我怎么引出这么多管脚啊,我的天啊???????, d8 s% K. J+ x3 y. j* Z5 X" a
要是不打盲孔,第5.6层就只能走一层出来了,是不是还有其他的方法可以引出来.请大家指教
作者: qqrabbit    时间: 2009-7-2 11:02
9# chenqinte 只做过一个256脚的6层板,没打盲孔走的。。。电源和地层不是很好处理,有点碎
作者: Sunnyly621    时间: 2009-7-2 13:47
走过361PINS的6层板,不用打盲孔,四个走线层,电源层地层分割0 V; O8 z+ w: k% r+ W
呵呵。。。四百多的目前还没走过
作者: chenqinte    时间: 2009-7-2 17:03
本帖最后由 chenqinte 于 2009-7-2 19:15 编辑 " K; s; @3 _  a
  w8 ?+ K% C- z. q  L, N
361PINS也差不多了,你是怎么引的,可以的话指导我一下,拜托
作者: mengzhuhao    时间: 2009-7-2 21:06
这两天一直在画,差不多都把管脚引出来连上了.老板说了一句话让我崩溃了,不能打盲孔,不打盲孔我怎么引出这么多管脚啊,我的天啊???????- T* H# r4 p! v" u
要是不打 ...6 X$ [4 F1 _( w- |& j/ c5 t
chenqinte 发表于 2009-7-1 22:09
怎看像AD画出来的
作者: lixc2008    时间: 2009-7-2 21:10
本帖最后由 lixc2008 于 2009-7-2 21:11 编辑
* B. L% E/ r) ]& t- P$ p' D0 [
2 g& ~3 v' t) Q+ j4 f) }7 ?$ j哎呀,兄弟呀,我现在也走一个404P的BGA封装,以前是8层板,现在要走4层板,不能打盲埋孔,节约成本啦,难啦。
( S/ J) u0 I$ ^; G9 t还要留一层作为地层。' ]( F) V' K9 R

作者: jimmy    时间: 2009-7-2 22:06
8层改4层,楼上的老板也太猛了....
作者: chenqinte    时间: 2009-7-4 19:30
呵呵,恏眼力就是用AD画的,呵呵线差不多都引出来了,但老感觉有点乱,有些线都直接穿过芯片了 ' u! {. C" U' a* d0 K
9 n$ S& j4 {0 `+ Q: n& H
大家帮我看看是不是有很多不合理???
作者: LHDDSHL    时间: 2009-7-4 20:27
6层搞得定# D+ i; y& q& p4 z$ I
线少用SGPSGS,线多就用SGSSGS
作者: liangliang314    时间: 2009-7-4 21:56
400多个脚 用四层板也可以拉出来啊,如下图

Magical Snap - 2009.07.04 21.54 - 002.png (60.83 KB, 下载次数: 3)

Magical Snap - 2009.07.04 21.54 - 002.png

作者: yuyengqing    时间: 2009-7-6 09:49
都是高手,你们都是。
作者: yuyengqing    时间: 2009-7-6 09:50
要是能成为你们那样的高手就好了,
作者: yuyengqing    时间: 2009-7-6 09:50
既可以把板画得好还可以参与板的后期调试。想起来头都麻了
作者: chenqinte    时间: 2009-7-6 19:18
本帖最后由 chenqinte 于 2009-7-6 19:28 编辑
* h" c7 F3 e$ z& S) u9 }0 g" W# K3 Y  i' S# g' q
我用4层信号层布线,但是第7层就拉不出来了.很多引脚都空在那里,恏难受啊,不知道怎么引出来.用4层板都能引出400多脚,看来小弟还有好长路要走了
作者: whipple    时间: 2009-7-7 08:57
8层的该成4层还能用吗?哈哈
作者: szkalwa    时间: 2009-7-7 09:07
最近我也刚完成一个项目,400PIN的FPGA-BGA,管脚全部用完了,走的是6层 SGSSPS,就是要花点时间,其它也没什么
作者: jimmy    时间: 2009-7-7 11:35
能否用四层引出来,不是看PIN数多不多,而是看有用到的连接PIN引出多不多。4 L6 t% z) v  L6 z- _
而且与BGA封装的行数和列数都有关系的。
4 G$ K, d0 I3 q6 ~/ B) \5 ?. \. a4 M3 B" N9 R3 e
简单用PIN数和层数来恒量能否fanout.就显得太肤强了
作者: szkalwa    时间: 2009-7-7 15:37
18楼这种BGA封装一般见于电脑主板上,但是在设计FPGA中,如XILINX XC3S400AN-FG400这种(此种封装中间全部是引脚,没有空间,还有FG484的),全部IO都要用完,此时4层就不能胜任了!
% @0 d; M+ K3 i3 u4 N  g/ B正如jimmy版主所说,不能概一定论,要根据实际情况来看
作者: yzl624358    时间: 2011-8-3 16:45
顶一下,学习了!
作者: 风风点点    时间: 2011-8-4 16:37
我上个月走了一个584PIN的BGA走的是通孔6层板
! u! w2 s6 d  V
作者: chenqiuhuamg    时间: 2011-8-4 23:02
太他妈的吭爹了,神经病,做不了
作者: huangzj    时间: 2011-8-5 07:47
好好学习,天天向上,我还没有开始学BGA的布线呢,还是顶一下




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2