EDA365电子工程师网
标题:
围殴DDR系列之设计与仿真案例篇
[打印本页]
作者:
admin
时间:
2019-9-27 15:12
标题:
围殴DDR系列之设计与仿真案例篇
文 / 黄刚(微信公众号:高速先生)
# D3 X0 M2 ~1 r% f$ { m7 w2 l! J
( ]/ k/ V! j5 B- H* x I
! d" b. l! y6 F: N" V
上篇文章我们从仿真中回顾了我们的DDR设计,这期更是干货慢慢,我们从一些更具体的案例出发,看看仿真是怎么对DDR这部分的设计进行改善和优化的。
# k% f$ h9 Y7 d% ?
& U/ o+ b1 ?# q2 u6 W7 t
1 K2 Q- O7 F( c
" g) R& a' ^4 E) q: s
9 q2 N& G j, j
01
/ ]8 _! W1 ~3 V' C% A& [
- F* Z8 [, Y: {; l- {$ I
1 |$ e9 U2 K) T2 a; |7 a; J
首先我们看看经常说的fly-by拓扑,它是一种非常好用的拓扑,当然更多的在设计的好处。做过PCB设计的同行都深有体会,fly-by的布线难度是最小的,另外通过《Fly_by 拓扑结构,真的这么高大上?》这篇文章也会看到fly-by拓扑在信号质量方面的情况。(请看今天发布的第二篇推文)
0 f- A8 e/ j6 C0 ?; r! a/ l+ i5 s
" b, t$ x- R6 q* }6 s
* s: d" _% _- c. y
3 ]6 Y4 k5 c$ Z+ g% O" F$ T7 L& I
* }% x& F* b( \9 y V! i/ n
02
, m, p! N4 H% k
2 @" R1 E! G# M4 M* t1 z& ^
+ N7 `* S! I( W% u) E: u
对于设计而言,fly-by只需要把颗粒从头拖到尾就好了,非常受到设计工程师的喜爱。但是,是不是所有的DDR模块都适合使用fly-by拓扑呢?
《
不是所有DDR3都可以用FLY BY结构
》
这篇文章会告诉你,使用它的时候是一定有谨慎的,它的使用是有前提的。大家看完这篇文章就会明白个中缘由了。
5 E9 o7 ]8 T% B% b0 |# W
, c% D6 E, ]2 F
; Q6 A2 g* H L, V
) R% n, f6 B' Q3 X/ F
, u9 `, @# ?3 A N: D
03
7 ]5 W( Z" l! O3 E6 ~4 U5 h
5 A7 W4 Z9 R8 J4 L
: S7 L2 N# [' T0 q
另外我们在仿真或者测试的时候,经常会提到调节一下颗粒的ODT,那ODT到底是什么呢,它对信号质量又有怎样的调节作用呢?
《
DDR3系列之ODT,就是这么任性
》
这篇文章会详细的告诉大家。
1 G+ O) E4 s6 y+ Y
4 d; h1 T+ h7 C. x+ ?5 |
" N: v( e& b% ?+ y$ K0 C
04
0 t- f0 L0 N9 I* d! G$ }
! R" d' _/ X" g5 h# V
B, t6 R" m& D+ G% J% G- `- y
另外不知道大家有没有注意到,我们DDR的CK时钟有时候会看到有一个跨接在P/N之间的电容,那么大家又是否了解它的作用和用法呢?
《
DDR3系列之时钟信号的差分电容
》
把这个秘密分享给大家哈。
; r+ w5 b) Y9 h% U: q; q
4 q/ Z# R0 {. j& S9 B
2 h i+ V& H, w; t) R( U; b1 g# l! i
05
2 @' m5 m: `, k/ v& c) e& c4 L4 V
( @7 T/ R1 v- e# I4 W4 o8 K+ S/ p
# ?: q6 B% E9 V/ ?( V1 Y
然后大家都希望通过设计来告诉信号质量,但是却由于不知道一些原理而无从下手。其中容性负载补偿就是很多人不懂的一个原理,我们会通过
《DDR3系列之容性负载补偿》
这篇文章告诉大家关于它的原理和使用,以求能帮助大家在设计中去优化信号质量。
' p! Z1 |. x9 ]$ O% B
; t' _. C. j' B1 N4 N
9 ~# _( e- I) Y V2 l$ B
8 F- i" k- g% k) e$ d! B% H1 A
) N7 _- `! _3 M: l+ K4 Y
06
) |5 k, {" S0 j# y
U' ]6 f% |- i
5 i. R0 B p- e# w3 x) R
最后,再和大家分享下关于DDR的时序设计,很多同行可能都只会关注信号质量,但是不了解时序方面的原理。时序也是DDR模块很重要的一环,我们会用比较简洁的方式和大家介绍关于时序方面的东西。
+ Q1 h2 v* C5 }% d3 S
9 j' P) | c8 ]4 i2 C- q! D7 _0 _
1 p0 d. c9 b @! T9 O
' U; Y6 `4 D) ]$ e5 e: X
8 m% l; r* I' @3 T
————你可能错过的往期干货————
7 V- |6 E# J5 `$ N
; i* M6 M/ s+ X
8 V* [ d' _/ j0 `: T
) v8 H* o, ]) O/ s% ~6 j% y+ ~
! B- ?5 N" B- m9 j, t
: D: p' f5 K1 q' N
其实,我们说的夹具去嵌精度
# y/ Z$ v4 n* [% V+ X% @
围殴DDR系列之设计与仿真分析篇
% R/ ]' ~2 c8 Y
宝藏文,高速先生所有原创技术文章,戳戳戳!
4 |. x7 M) f) ^, j
欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/)
Powered by Discuz! X3.2