EDA365电子工程师网

标题: DRAM, SRAM, SDRAM的关系与区别 [打印本页]

作者: zhangfuqiang82    时间: 2009-2-22 23:48
标题: DRAM, SRAM, SDRAM的关系与区别
DRAM, SRAM, SDRAM的关系与区别

DRAM, SRAM, SDRAM的关系与区别.doc

20 KB, 下载次数: 266, 下载积分: 威望 -5

DRAM, SRAM, SDRAM的关系与区别.doc

20 KB, 下载次数: 152, 下载积分: 威望 -5


作者: zhajing    时间: 2009-3-12 22:47
学习了
作者: biershuai    时间: 2009-3-13 10:28
不够深入,希望能更详细点
作者: ljb_s1    时间: 2009-3-25 21:24
入门的,适合我
作者: hagelee    时间: 2009-3-26 22:07
学习下!!!
作者: even_zhou    时间: 2009-3-27 09:13
DRAMDRAM(Dynamic Random-Access Memory),即动态随机存储器最为常见的系统内存。DRAM 只能将数据保持很短的时间。为了保持数据,DRAM使用电容存储,所以 必须隔一段时间刷新(refresh)一次,如果存储单元没有被刷新,存储的信息就会丢失。 (关机就是一种阻止,那么有没有其他的方法?)
2 o7 G! e* u6 i0 g7 X; ~! x  动态RAM的工作原理 动态RAM也是由许多基本存储元按照行和列来组成的。" b1 J9 w- l! J  Q, f* \
  3管动态RAM的工作原理
8 W' l* Z" ?4 [% L" z0 ?  |( B% m( O  3管动态RAM的基本存储电路如右图所示。在这个电路中,读选择线和写选择线是分开的,读数据线和写数据线也是分开的。 0 x+ B+ V9 y: Z0 H$ R% j. v
  写操作时,写选择线为"1",所以Q1导通,要写入的数据通过Q1送到Q2的栅极,并通过栅极电容在一定时间内保持信息。让我们看一下动态效果
7 g. o7 w3 G5 X5 i1 M0 [  读操作时,先通过公用的预充电管Q4使读数据线上的分布电容CD充电,当读选择线为高电平有效时,Q3处于可导通的状态。若原来存有"1",则Q2导通,读数据线的分布电容CD通过Q3、Q2放电,此时读得的信息为"0",正好和原存信息相反;若原存信息为"0",则Q3尽管具备导通条件,但因为Q2截止,所以,CD上的电压保持不变,因而,读得的信息为"1"。可见,对这样的存储电路,读得的信息和原来存入的信息正好相反,所以要通过读出放大器进行反相在送往 数据总线。 - D( b( y8 X. n- t
sramSRAM是英文Static RAM的缩写,它是一种具有静止存取功能的内存,不需要刷新电路即能保存它内部存储的数据。不像DRAM内存那样需要刷新电路,每隔一段时间,固定要对DRAM刷新充电一次,否则内部的数据即会消失,因此SRAM具有较高的性能,但是SRAM也有它的缺点,即它的集成度较低,相同容量的DRAM内存可以设计为较小的体积,但是SRAM却需要很大的体积,所以在主板上SRAM存储器要占用一部分面积,在主板上哪些是SRAM呢? : g$ U. F1 C6 G
  一种是置于CPU与主存间的高速缓存,它有两种规格:一种是固定在主板上的高速缓存(Cache Memory );另一种是插在卡槽上的COAST(Cache On A Stick)扩充用的高速缓存,另外在CMOS芯片1468l8的电路里,它的内部也有较小容量的128字节SRAM,存储我们所设置的配置数据。还有为了加速CPU内部数据的传送,自80486CPU起,在CPU的内部也设计有高速缓存,故在Pentium CPU就有所谓的L1 Cache(一级高速缓存)和L2Cache(二级高速缓存)的名词,一般L1 Cache是内建在CPU的内部,L2 Cache是设计在CPU的外部,但是Pentium Pro把L1和L2 Cache同时设计在CPU的内部,故Pentium Pro的体积较大。最新的Pentium II又把L2 Cache移至CPU内核之外的黑盒子里。SRAM显然速度快,不需要刷新的*作,但是也有另外的缺点,就是价格高,体积大,所以在主板上还不能作为用量较大的主存。现将它的特点归纳如下:
+ A7 o$ m0 J4 U+ |7 R: D( Z) H  ◎优点,速度快,不必配合内存刷新电路,可提高整体的工作效率。 & s( w+ y% {9 r+ }& B0 t! O
  ◎缺点,集成度低,功耗较大,相同的容量体积较大,而且价格较高,少量用于关键性系统以提高效率。
9 }0 [0 ~* a' z( _" c8 M  ◎SRAM使用的系统:
4 R3 k$ j" c. y3 {( C  ○CPU与主存之间的高速缓存。 0 p3 T6 Q' g: W$ [% ~# j
  ○CPU内部的L1/L2或外部的L2高速缓存。
( P! h1 w3 L# s- z. |, p  ○CPU外部扩充用的COAST高速缓存。 2 h$ c9 N! {6 O5 N/ u* w! {  V
  ○CMOS 146818芯片(RT&CMOS SRAM)。 9 x- j; {$ G1 A- l1 _; X- T+ W
  SRAM(速联):自行车零件的一个品牌,该品牌于shimano组成了2大阵营(主流阵营,其他还有SR、Micor Shift等),区别是,shimano的零件包括了制动、传动、变速等部件,而SRAM,常见的还是在变速套件方面,其推出的X.0、X.5、X.7等系列,深受自行车爱好者推崇。( X% e8 L* u% e9 g! y2 m+ M
SDRAM:Synchronous Dynamic Random Access Memory,同步动态随机存取存储器,同步是指Memory工作需要同步时钟,内部的命令的发送与数据的传输都以它为基准;动态是指存储阵列需要不断的刷新来保证数据不丢失;随机是指数据不是线性依次存储,而是由指定地址进行数据读写。3 R/ M9 V. P# Z/ Z
  SDRAM从发展到现在已经经历了四代,分别是:第一代SDR SDRAM,第二代DDR SDRAM,第三代DDR2 SDRAM,第四代DDR3 SDRAM., W% ]$ `2 ?  |9 S
  第一代与第二代SDRAM均采用单端(Single-Ended)时钟信号,第三代与第四代由于工作频率比较快,所以采用可降低干扰的差分时钟信号作为同步时钟。- C+ P+ e( Q% E$ p$ k  _) Z8 R
  SDR SDRAM的时钟频率就是数据存储的频率,第一代内存用时钟频率命名,如pc100,pc133则表明时钟信号为100或133MHz,数据读写速率也为100或133MHz。$ @. N  n6 \; [! l7 b& c: c/ Z  r
  之后的第二,三,四代DDR(Double Data Rate)内存则采用数据读写速率作为命名标准,并且在前面加上表示其DDR代数的符号,PC-即DDR,PC2=DDR2,PC3=DDR3。如PC2700是DDR333,其工作频率是333/2=166MHz,2700表示带宽为2.7G。9 e: O1 d. l  @: F# D
  DDR的读写频率从DDR200到DDR400,DDR2从DDR2-400到DDR2-800,DDR3从DDR3-800到DDR3-1666。
- H" T$ A; V" Z# @. t* {' O  很多人将SDRAM错误的理解为第一代也就是 SDR SDRAM,并且作为名词解释,皆属误导。' Q8 C" c' m% f$ X$ R+ S% ?
  SDR不等于SDRAM。: y0 H2 m7 A$ d) N% @
  Pin:模组或芯片与外部电路电路连接用的金属引脚,而模组的pin就是常说的“金手指”。
' ?+ Y, R8 t+ U  SIMM:Single In-line Memory Module,单列内存模组。内存模组就是我们常说的内存条,所谓单列是指模组电路板与主板插槽的接口只有一列引脚(虽然两侧都有金手指)。
: H  L  A8 i- D3 O/ Z+ d  DIMM:Double In-line Memory Module,双列内存模组。是我们常见的模组类型,所谓双列是指模组电路板与主板插槽的接口有两列引脚,模组电路板两侧的金手指对应一列引脚。  n6 z6 B' |" p5 }1 O3 ]
  RIMM:registered DIMM,带寄存器的双线内存模块,这种内存槽只能插DDR或Rambus内存。- N+ r3 h* M( |* F* B  c7 w/ F& J/ B5 }$ q
  SO-DIMM:笔记本常用的内存模组。" p2 L5 u4 ^0 G
  工作电压:/ @0 s& S' M' u# F; T+ _' s2 V
  SDR:3.3V
0 ]: u% G5 }, ^0 o8 r% T% o7 _  DDR:2.5V
( j3 B( s" I/ {: r) B  DDR2:1.8V: M# d! O& C' E) e) f
  DDR3:1.5V
0 ~( _8 G2 y5 ~; P, N2 _  SDRAM内存条的金手指通常是168线,而DDR SDRAM内存条的金手指通常是184线的。# S  m" ?" h8 f3 x* X
  几代产品金手指的缺口数及缺口位置也不同有效防止反插与错插,SDRAM有两个缺口,DDR只有一个缺口。
作者: xxx411    时间: 2009-3-30 18:02
xiexie
作者: fkepe    时间: 2009-4-6 20:40
好东西,谢楼主。
作者: fkepe    时间: 2009-4-6 20:45
study.
作者: jesuswilliam    时间: 2009-4-9 08:38
谢谢。DDR是单端的时钟么?
作者: leiwei1984    时间: 2009-4-14 19:30
谢谢分享




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2