EDA365电子工程师网

标题: 专家博客 | 如何提高系统级设计(System-level design)的工作效率 [打印本页]

作者: Cadence_CPG_Mkt    时间: 2018-7-3 09:14
标题: 专家博客 | 如何提高系统级设计(System-level design)的工作效率
本帖最后由 Cadence_CPG_Mkt 于 2018-7-3 09:14 编辑 & W' t. B2 {) h% f3 W

% k( w. z9 N$ X* o  Q+ a! _


5 z6 W. z$ j; r6 T( q当下,许多模拟、射频和混合信号设计都需要在不同的衬底技术中集成多个IC以实现所需的性能目标。


/ d( R  e/ U: @: o3 i9 ?

鉴于当今芯片、封装和电路板的复杂性,不仅硅,包括其他非硅材料都需要被用在设计中以达到最优的系统性能。异构器件的集成使得设计人员能够实现用单片IC(SoC)设计方法无法轻易复制的设计结果。然而,异构集成也为设计人员带来了全新的挑战。


6 @0 s# j8 W0 M# a+ A) j9 n

今天,在“系统级”(IC-封装-PCB)进行设计,会涉及到大量关于下游封装/PCB对芯片性能和可靠性影响的经验猜测。 传统上,模拟/射频IC设计人员只需仿真IC而无需考虑封装和PCB的影响。 然而通常来讲,封装包含一个或多个IC和互连元件,有时也可能包含IC工作所需的分立元件;同样地,PCB也包含多个封装、互连和分立元件。 因而,将整个系统统一起来进行仿真,对捕捉高频性能是非常重要的。由于IC设计和封装设计人员使用不同的原理图输入工具,IC设计人员不得不重新捕获封装系统原理图并放置于IC原理图的测试平台上,才能够对联合系统进行仿真。


! A" ~- m* N' T. [% d; l

为了在早期设计阶段和流片之前识别并消除潜在误差,建立一个紧密的设计和仿真环境从而帮助IC设计人员在整个PCB、封装系统和寄生效应的情景下实现IC的自动仿真是十分必要的 。我们已有一个相似的设计环境可以对数字IC的I/O与I/O互连进行仿真,现在,Virtuoso System Design Platform又使在包含寄生参数的完整PCB/封装电路中对模拟/射频IC进行仿真成为了可能,最大限度地减少了设计迭代次数。


+ _- T) D: ?8 N; N6 k& J$ a+ K6 b

图1:Virtuoso系统设计平台: z! W' f" F7 G3 G

8 d3 Q4 V$ d+ i

此流程提供了通过单个原理图编辑器,驱动IC和封装layout的能力。 通过使用同一原理图编辑器(Virtuoso Schematic Editor),IC设计人员可以在一个通用的环境中更好地进行系统级设计,包括预布线系统仿真(IC和封装一起),继而驱动各自领域的布线。该流程还通过生成Cadence SiP Layout中使用的芯片引脚使大部分封装级库的开发流程自动化。

1 B, p" D0 c' z# o+ Q

芯片与封装之间的协同设计


' J0 i6 b- M2 \

高阶用户可以在芯片与封装之间协同设计,以实现更好的封装级布线和/或引线键合。该流程可以让设计人员在封装布局布线之前将封装的原理图放入Virtuoso Schematic Editor中进行设计。 进一步则可以从Virtuoso Layout套件中导出芯片引脚和符号,并利用它们进行封装原理图构建。 数据的双向流动可将原理图中所做的编辑动态地传递到SiP Layout,反之亦然。 设计人员还可以生成物料清单,以直观的方式可视化设计差异,并使用此流程查看layout报告。

* t3 s' K0 \& f! D

图2:RS Pro Evikey
$ u- t5 [0 _! }5 g( B* E

一旦封装或PCB被该流程设计完毕,基于分析的该流程将会被带入完整的仿真环境中,不需要对PCB或封装以及电磁仿真领域有专业认知也可以轻松完成。 这种方法将会显著提高生产力。此分析流程允许IC设计人员将PCB和封装layout及其相应的寄生模型(以S参数或SPICE表示)导入IC设计环境,进而对PCB或封装连接进行读取,并创建一个包含寄生模型的原理图。该原理图可以随时在PCB或封装系统的环境中进行仿真。


9 K" V; p) C' r3 ~& y4 }

该设计平台有助于在包含封装/PCB互联和外部元件的条件下对IC进行集成和仿真。 由于IC、封装和PCB通常由不同的团队在不同地理位置使用不同的设计工具进行设计,并且在设计周期的不同阶段都各自独立,因此该设计平台尤为重要。该平台将封装和PCB级layout寄生效应共同纳入通用原理图中,实现了整个系统的跨区域仿真。这有助于在流片前确定关键的性能偏差。


% }" Z& ]! f% N  V

然后,所需修改信息可以直接被传递给封装/ PCB团队。 这里有一个重要功能,即是可以智能地将寄生模型融合到仿真原理图中。如果模型中还包含分立器件,那么它们则会在创建仿真电路图时被自动滤除掉,从而不会在仿真中被重复计算。 自动滤除需要重新调整接口,以确保正确融合并去除所有SMD以避免冗余。

' J8 |' q) u7 T

拥有这样一个强大的集成平台可以为设计人员带来以下三大优势

简而言之,Virtuoso System Design Platform是一个全面的、基于系统的解决方案,实现由单一原理图驱动的IC和封装的仿真以及LVS检查。

该设计平台在2017年荣获Electronic Products网站评选的年度电子产品大奖。(参阅文章:Cadence Virtuoso SDP 荣获 「2017年度最佳产品」)

4 x5 j! a  }, [6 F1 _- d

更多详情,欢迎访问:

https://www.cadence.com/content/cadence-www/global/en_US/home/tools/ic-package-design-and-analysis/ic-package-design-flows/virtuoso-system-design-platform.html

8 V% K3 [( `3 u1 k  _, T

, ~7 l% V# ]7 h8 V# N( x* z/ z4 H2 u1 Z7 H3 r) S$ p
欢迎您的留言!
您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。0 q* _( z) L9 I
+ [0 D! \2 V) i9 i
8 z: s; V( {$ Q' ?- H# U) r

作者: dengxuan1534    时间: 2018-7-11 11:23
谢谢分享




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2