EDA365电子工程师网

标题: typec-c 信号检测?看不懂里面的mos,太复杂了 [打印本页]

作者: soswelcome    时间: 2018-6-29 14:07
标题: typec-c 信号检测?看不懂里面的mos,太复杂了
typec-c 信号检测?看不懂里面的mos,太复杂了?3 g8 X% _6 O$ \( f' [( u# I

( Y' ?& c& M1 U. W0 i: T" dpdf是该款芯片介绍,在 第7页 是整个电路图,我截图了一些mos电路,看的云里雾里的,悲剧中
# P' I6 y4 |# z6 O0 M2 g高位高人能看懂这个电路,给详细分析一下哦?; a9 W3 o& ?7 ^& K+ ]3 j
我推测应该是type-c 接口的可以充放电电路吧?不懂啊,这么多mos,具体可以分析一下吗?
; b2 @3 [) P4 v, D+ ?, T+ N; p& [; u4 V$ i1 y/ c' I  n+ E  z6 V8 r

, I+ k* r! C* I' F. r, y! B0 \

001.png (27.2 KB, 下载次数: 0)

001.png

002.png (29.88 KB, 下载次数: 0)

002.png

003.png (57.91 KB, 下载次数: 0)

003.png

004.png (20.69 KB, 下载次数: 0)

004.png

LDR6023 Spec EN V2.0-电路图.pdf

1.51 MB, 下载次数: 15, 下载积分: 威望 -5


作者: soswelcome    时间: 2018-6-29 14:10
本帖最后由 soswelcome 于 2018-6-29 14:29 编辑
0 Y8 ^  [! ]' ~+ ^7 k; `8 e7 ^* k, g" c
坐等高手
作者: soswelcome    时间: 2018-6-29 14:11
USB3.1被称之为USB Type-C,从富士康公布的渲染图中可以看出Type-C采用了更小的全新设计,由于是对称设计我们在使用时不需要区分正反,和苹果Lightning接口很相似。
* x! e( m9 x3 R& T6 \    另外USB3.1 Micro-B也发生了变化,变得更宽更薄,不过依然可以兼容现有的microUSB数据线。性能方面USB 3.1也将传输带宽从USB 3.0 5Gbps翻番到了10Gbps,同时还把供电电流从1.5A大幅增加到了3-5A,不但性能更快,充电也会快得多。$ h7 O  k0 [3 Z' c4 d  z  j

8 Z1 S" r$ J! v$ O  ^: y9 r$ I/ y
% }) `0 Y4 `! d但是遇到具体电路,就无法分析出来了,希望高手能一点点的把它分析出来
作者: kobeismygod    时间: 2018-6-30 11:13
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同时,如果VBUS没电,也就是type c spec中的dead battery的状态的时候,可以通过C0或者C1的type c 口可以通过Q1和D2给芯片供电,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。
- F0 G/ h% t( [$ V; W/ ~4 U第二幅图应该是对应两个C口的VBUS上电的检测,任一个VBUS上电,对应的被上拉的信号都会被拉低。,,从而MCU就知道是哪个C口的VBUS已经ready0 c1 j3 ?/ D/ ?2 e$ b' i- J
第三幅图应该是两个C口的CC引脚的状态配置和检测,其中C0应该是DRP类型的端口,因为CC上既有作为sink用到的5.1k下拉,又有作为source用的180ua.330ua的上拉,同时USB_C0_CC1/2也是对CC电平状态的检测,MOS管的主要是DRP状态切换,但是C1看起来应该只能作为sink,因为它只有下拉电阻,至于为什么是7.5k,不是5.1k这个不是很清楚。
作者: kobeismygod    时间: 2018-6-30 11:15
本帖最后由 kobeismygod 于 2018-6-30 14:54 编辑
2 q4 w, U' z1 N8 d# J/ \/ g+ ~) F% B5 J( u8 L  ~1 H

作者: soswelcome    时间: 2018-7-2 09:38
kobeismygod 发表于 2018-6-30 11:13. ~0 }* W. E/ u0 l6 u
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同 ...

# C4 T/ v- F, i, \  _. ?! I非常感谢,大概了明白了一点点
: N! C& K% ?1 K% `' t% I8 U3 V/ E0 }
又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理由找到啊
8 f/ t" J! K$ n
作者: soswelcome    时间: 2018-7-2 10:09
kobeismygod 发表于 2018-6-30 11:13
4 C" ?( r9 y  ^; V- G第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同 ...

0 s* Y9 A5 q" N/ U* s在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。, m" g4 b: |" r& t( x- o% e' j
  g  E0 Q2 H, I  p5 B) s7 z
感觉是否只需要D2就可以防止两个VBUS同时导通啦,也就是说Q1可以去掉?不知道要Q1的作用是什么?
( n0 n; w+ p3 f/ N5 t( q) m+ B; P
作者: kobeismygod    时间: 2018-7-2 13:38
soswelcome 发表于 2018-7-2 09:38
. Z- z' K: f8 ^0 I非常感谢,大概了明白了一点点4 ^% w& F- F' W6 o' S

1 c  r: d4 x$ p8 j又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理 ...

) B+ Z  o, M7 [在完整的原理图里面180ua 对应的是1.5A充电,330ua对应的是3A充电
0 r& X! x' q& I' r& c8 _2 r. U# w+ q; y0 @. ]8 l0 i
; `9 G" p1 m/ R/ W9 Q- b

作者: kobeismygod    时间: 2018-7-2 14:36
soswelcome 发表于 2018-7-2 10:09( i1 n. b* y( d
在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0 ...

% G) g9 J9 N% s( G+ x我理解Q1的作用是给VBUS提供一个低阻抗通路,因为C0 口的电流最大可能达到3A或者以上。
# C2 o: }* T" a& S1 l4 ?




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2