EDA365电子工程师网

标题: 走线问题请教 [打印本页]

作者: superlish    时间: 2007-9-26 20:09
标题: 走线问题请教
在BGA 下 BOTTOM层经常要走许多线~ 而空间或者规则等因素的限制~ 问下能不能在器间中间走线?~5 F; x. ?0 i: |1 O1 U( q: \! |
或者什么类型的器件可以走?能走多少~?有什么影响没?/ 1 j3 D8 D+ M8 W/ F8 Q- s

作者: steven    时间: 2007-9-26 22:16
可以布线,但不推荐布线,印象里好像是对回流焊点胶有点影响。一般情况下,两个PIN的表贴器件都不推荐焊盘中间布线。  g, O- M% a( \, L
4 x; F+ Q+ r$ \6 t
[ 本帖最后由 steven 于 2007-9-26 22:19 编辑 ]
作者: superlish    时间: 2007-9-27 08:38
감사합니다.
作者: changxk0375    时间: 2007-9-27 08:42
提示: 作者被禁止或删除 内容自动屏蔽
作者: Allen    时间: 2007-9-27 11:37
提示: 作者被禁止或删除 内容自动屏蔽
作者: changxk0375    时间: 2007-9-27 11:57
提示: 作者被禁止或删除 内容自动屏蔽
作者: SHADOW    时间: 2007-9-27 12:01
嗯,我也只知道可以布线,但不推荐布线,至于到底还有一些什么原因不是很了解,请知道的高手帮我们解答一下阿!
作者: tianhao    时间: 2007-9-27 12:03
有点晕,我也想知道,是不是怕被锡渣短路啊??
作者: cjf    时间: 2007-9-27 12:14
提示: 作者被禁止或删除 内容自动屏蔽
作者: dingtianlidi    时间: 2007-9-27 12:15
高手指点一下吧!!!( V- ~" \/ L: c! T; `: Q: Y+ v) f
我也很想知道!!!
作者: 强娃娃    时间: 2007-9-27 13:49
我认为其它地方走不下线的情况下可以走线,,他们所说的影响是有的但不大,,因为那有不什么信号线。如果对于信号线或差分钱来说是绝对不允许的
作者: superlish    时间: 2007-9-27 16:01
别人弄好了的
8 p, W+ y2 e2 q7 r8 f* u+ O0 B要改的板 很多都这样走的 郁闷
+ k  i* ?/ }7 ?0 L5 C3 y* i
作者: Allen    时间: 2007-9-27 23:51
提示: 作者被禁止或删除 内容自动屏蔽
作者: zqy610710    时间: 2007-10-12 16:38
提示: 作者被禁止或删除 内容自动屏蔽
作者: Allen    时间: 2007-10-19 17:21
提示: 作者被禁止或删除 内容自动屏蔽
作者: zll    时间: 2007-10-20 18:02
原帖由 SHADOW 于 2007-9-27 12:01 发表
  R$ T$ w* N* K6 |  ~& y3 L嗯,我也只知道可以布线,但不推荐布线,至于到底还有一些什么原因不是很了解,请知道的高手帮我们解答一下阿!
: c2 s: u% u* G0 {5 w$ ^1 M0 L4 U) q
置件机在高速置件时,惯性很大,像松下的CM602系列的高速机,平均一个点只有0.05s,吸嘴在横向瞬间停止向下高速置件时,下压同时吹气放零件(0<F下压<150N参考值),加上板子的反向着用力和横向惯性,如果没有锡膏的粘力,零件是置不到pad上去的,就算没有板子的反向着用力和横向惯性,如果没有锡膏的粘力,零件置上去也会严重位移.特别是小的电容零件本身中间是微微凸起的,再在pad中间走线,等于中间被垫高,再想想问题就解决了!!!& [- D; D9 j, _
2 v; R$ @6 n- `; r
[ 本帖最后由 zll 于 2007-10-23 09:03 编辑 ]
作者: zqy610710    时间: 2007-10-21 10:48
提示: 作者被禁止或删除 内容自动屏蔽
作者: zll    时间: 2007-10-22 13:34
一般在阴阳板上的大零件或质量>15克(参考值,实际情况要作验证)的bottom表贴零件,对于allen讲的要作点胶处理.进一步验证看要不要作虚拟走线.
作者: Allen    时间: 2007-10-22 15:09
提示: 作者被禁止或删除 内容自动屏蔽
作者: zll    时间: 2007-10-23 08:36
就是板子的一面有它的正反两面,并Top 和Bottom面是一样的.
作者: superlish    时间: 2007-10-28 11:50
看来要下生产线了解了解
作者: mengzhuhao    时间: 2007-10-28 17:56
原帖由 superlish 于 2007-10-28 11:50 发表
7 T, A" t) u5 [# {: p6 I( ?1 K看来要下生产线了解了解
你还能到生产线去了解啊! K' t7 \3 I. i* B8 g2 R( n" i
生产线是不是那些ie工程师去规划的吧
作者: liuhanxin_HAMP    时间: 2008-1-15 16:24
没遇到过器件中间还可以走线的,也许是每一个公司的做法都不一样吧
作者: bigfo    时间: 2008-1-16 17:29
在回流焊的工艺流程里,有个环节叫点胶,简单点说就是用胶水粘住器件,然后加热让锡膏融化,这样就把器件焊好了。但是这个过程对器件有要求,不是任何器件都可以粘住的,比如在板子背面,就不能粘太重的器件,器件如果太重,一方面胶水根本粘不住,另一方面即使粘住了在锡膏融化的时候也容易掉下来。在SMT制程里有个专业的名词来描述这个过程对器件的要求,叫“standoff”,这个词就是指器件本体(不是指焊盘,是指两个焊盘中间的那部分)到PCB表面的垂直距离,这个值不能太大,如果太大就容易出现前面所说的情况。为了对standoff值较大的器件进行补偿,就需要缩短器件本体到PCB表面的距离,而在器件的两个pin中间走线,恰好就可以达到这个效果,相当于把PCB表面“垫”高了。有时为了达到这个效果而在器件下面故意增加走线,这种走线称之为“虚拟走线”。

" Y* j( u) X0 h" V- Y8 f7 d0 M
2 A0 G+ c1 i" ~# p! U
3 W; D/ U+ }% r在一些封装资料里(芯片座子)常能看到 standoff area ,当时理解为:这些区域的高度必须相同,避免压接时出现受力不均,损坏插座,感谢如此详细的说明,受教了!!3 `7 {0 G$ V" T! ]0 o) _* O$ \

! ?3 P7 x2 b/ p# X9 I- ^[ 本帖最后由 bigfo 于 2008-1-16 17:33 编辑 ]
作者: szkalwa    时间: 2008-2-1 10:10
菜鸟级别的才会在器件之间走线
" J2 {! i9 k: I: y高手级别的从不穿线在此中间
作者: webine    时间: 2008-2-1 20:27
是考虑EMI的问题,信号质量可能会有影响。




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2