EDA365电子工程师网

标题: 专家讲坛 | Cadence 17.2 建库攻略(一) [打印本页]

作者: Cadence_CPG_Mkt    时间: 2018-3-14 10:10
标题: 专家讲坛 | Cadence 17.2 建库攻略(一)
本帖最后由 Cadence_CPG_Mkt 于 2018-3-14 10:12 编辑
8 ~3 i# a6 B9 z& v" O( e( D" M0 u; n- h
17.2的发布对于眼尖的小伙伴都会第一时间发现,这次的新版本更新中最显眼的也就数Pad Designer的界面了。全新的界面及建立Pad的方法,使我们对付各种奇形怪状的Pad显得轻而易举。今天我们就一起来来聊聊17.2建库的那些事…


) N2 u) s/ B$ h, K
Pad Designer User Interface
17.2版本中,Allegro Pad Designer已经被完全改版了,全新的界面包含了建立特殊PAD的选项,这些选项按照建库的流程从左到右的排列。新的用户界面有PAD2Dviews突出显示。其他的新feature包括:
  • 全新的图形界面。
  • 同层或者相邻层的keepout定义。
  • 用户自定义mask层从16层扩展到32层。
    : m* L' v0 A2 ?) @: S9 P
下面我们通过一个实验来帮助大家认识所有的新Feature
8 @0 K3 q& ?' g+ [0 _, O  C

4 F& X7 p$ \9 E! B/ i7 H
0 F2 i; _2 f# [3 r
2D Padstack View( X' p% V+ n" s7 X' k, S
2D Padstack Views我们可以从正面和侧面看到pad的尺寸,钻孔,层面以及钻孔的样式。此界面也可以通过点击还原图标将其解锁,放到任意位置。( f7 U% I, a0 z" {4 x4 U5 H' Q/ B) h

# C8 G% f( h3 {! d0 {) Q

: m+ }# [  ~3 o2 [0 q8 n
2D Padstack Views由Top View和Side View两个界面组成,其中Side View中还包括Side和Front两个方向来观察。$ B; `6 _$ ?# r" b5 k1 k
0 I1 ?2 {9 x/ l+ q- O9 M
6 |( a+ C& {; o' I! f& \" b

/ F6 `& o- X" n: M# Y$ S" f, Y8 N
Pad 类型状态
当用户以及选定pad类型(SMD或插装)后,Pad Type statue会自动切换状态。
6 T# Q. u/ ^8 ?/ |9 v' o

3 ]/ `, m; T0 G) ?7 ]
单位和精度定义
在最左下角地方可以设置单位和精度。我们可以点击下拉菜单选择所用的单位以及保留小数点位数。
: O8 Q( c+ L( c& A; M- N( V
Start Tab/ Z; b9 w( l* P% q
当开始建立一个新的Pad时,我们就要打开Start Tab ,开始选择需要建立的pad类型。这里请注意,新的“17.x”的padstack类型就会在show element中report为“Usage”,16.x升级上来的pad则会report为“Legacy_through and Legacy_smd”。

  G; G4 S8 D! f2 v

7 W$ B8 X1 @7 P, F! }, Z  v* O

4 T2 ]5 \: C8 I: P$ O6 R  U! l- R6 v同时我们也可以看到,当选择Fidcial的时候,其他无关选项会自动变成灰色。
$ ?- ~8 t+ K2 v2 q
$ X$ \; B" ]+ v1 w
. E. s  @# f0 G3 x- ^+ F- N# z

/ e, x7 ]. I& h) e: k# i
Pad 图形
5 K6 a* w/ Z  c2 O
pad geometry 中包含了之前allegro版本中的所有标准图形,同时又新增了以下四种新图形:

; `4 S8 v$ K* A3 A. J9 u+ {) [3 R8 O
圆角矩形
1 t& t! V. x/ G/ }0 t% s4 c$ D
& p+ b2 a3 _' H6 n5 F4 w
倒角矩形
7 F2 z  S0 c8 j+ y
圆环状
% ]/ D/ {2 j/ ~+ g3 |/ `
N边型
Drill Tab4 X! K- w) p1 n) p. v! Z
定义钻孔大小等都将在Drill Tab中定义,如图,: N! v0 q% F  Z

! n2 q  l6 G2 B$ L: m' Y

& O# D. W" Y. h2 p/ k
Hole Type: 钻孔类型有两种选项, 圆或者正方形。可以用下拉菜单来选择。- F6 d4 A2 U5 {# a- G( U6 l! F

" M1 i  h1 A# r* n6 ~# u! U

4 E2 W- H- f' Y: `) r/ Q& W
Finished Diameter/Size: 这里value值则表示钻孔最终成型的钻孔直径值。

: ~8 n8 U8 f0 b  o4 }
, J0 w3 h1 J1 }* C- e9 V
Tolerance: 用户定义的可承受的钻孔误差正负值。

3 ?0 C" D* K" L( g  z  X

5 q6 s* Z% o& J+ j% L' N  C' I9 s
. x- V0 S$ ]3 R5 b- J! L, U, G
Drill Tool size: 钻头大小值  h/ i1 R2 ~  f3 t6 }( Q8 x
$ M* [; k# b0 a4 G/ `, `. h* d% G
  ]& |7 B" J5 p  s1 J0 I

" o' V2 H* w( `% B& t" g
% V- b, _: b. n, l, r$ A
Non-standard drill: 非标钻孔选择。
$ w( g; ?8 f% R9 S: A
9 u8 l# k# J& M5 y
' U" r: W% l0 E, q3 i
Hole/Slot Plating: 选择钻孔是否镀铜。
4 F* k) e3 {0 g# ]! J+ Z- G
5 d; D+ y; j8 p4 @
+ U6 Z% Y% x8 J7 M; X
当我们在前面的pad类型选择via的时候,在drill tab中会多出定义行和列的选项(可以直接定义过孔阵列),如图,

$ t2 |+ q* h: j6 c( L, z

3 I% `) E$ f2 O; f0 D) P
当我们在前面的pad类型选择slot的时候,在drill tab中会多出定义其长宽的选项,如图,

- w; O7 C  f  t, Z- u9 J. A* P

) {- Z8 d% ]8 W- F  \1 z" U
Secondary Drill Tab
二次钻孔选项,从下图中我们就能看出其钻孔的样式。在很多情况下,用户会在PCB板子上放置各种定位螺丝等,但是又苦于机构高度要求,某些地方又不能放置螺丝。现在Allegro就支持这种二次钻孔,它可以将螺丝锁定在PCB板上,但又不影响其高度。
其中各个参数的设置,不用我解释大家都能看懂了吧?

  n" f8 d  t, S  ?; O* }2 X/ a
+ |$ M3 z7 ~& H, ^% c& A# X
Drill Symbol Tab
这是对于用户定义钻孔大小用何种图形来表示,可看到下拉菜单中有很多图形可选。
" p) _0 w3 t( v% a- g
! B# ^! b5 t# |, \

, d7 Z) B+ G8 T" O
The Design Layers Tab
层面设置,和之前一样,包含了top,  default,bottom,这里的设置和之前16.x基本一致,只是界面不一样而已,这里我就不多解释了。

8 a3 S( H/ r2 M: I+ R7 J' E

; b9 G3 }' `  d
The Mask Layers Tab
定义PAD的soldmask和pastemask层面大小。

. U) T' Q! N% `2 I1 [" A

' ?( E8 G) m( l# @  u
其中 Add Layer可以设置用户自定义的Mask layer,最多各16层,共32层。

0 [$ W0 \& ]' u$ g2 z
0 F1 @8 w4 W) t
The Options Tab
选项表,这里有三个选项可定义,并只对当前PAD有效。

; P+ E! c5 h5 O3 X

  |( C  L9 T; S3 s
Suppressunconnected internal pad; legacy artwork – 不显示在当前层没有铜导线连接网络的pad不显示,但是在gerber中保留。
Mechanical Pins use antipads asRoute Keepout; ARK – 和之前一样pin继续support Antipad作为keepout Lock Layer Span – 当加入新的层后,保护BBvia不受干扰。如:一个BBvia开始从 layer_4到layer_5,然后在layer_4和layer_5之间插入一个新的层叫做Layer_4A。这时候BBvia就变成从layer_4到layer_4A。

& u+ Z9 f  {. f: S# y" _
到这里,Pad Designer部分的就完成了,希望对大家有帮助。

' a. j7 C; H8 s8 c/ ]- T

" _7 T) e- S' b& a. f9 \8 m

本文作者:

特邀技术专家陈敏敏,Cadence公司中国渠道代理商-科通数字技术(深圳)有限公司


8 G- c8 v1 b, n$ F" D

2 V3 N5 J& H- n  {
4 z4 L  a( j( ^+ D0 |5 C5 K) R$ q" |
欢迎您的评论!
您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。
, R# a; ]% f3 m; S

4 j! v& Z/ r/ _- P6 h; f

作者: 286584    时间: 2018-5-9 15:22
好东西果断收藏了!@@!@!
" D0 U( k  Z, p
作者: zltwin    时间: 2018-5-15 11:36
学习了
作者: sys123456    时间: 2018-6-28 09:26
学习了!收藏,收藏




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2