学习了 |
最原始的方法就是建立PIN PAIR |
pan117 发表于 2018-2-12 18:229 `; y" M+ p, b( i+ x& S 差分对不能直接加到Match group,先设好Pin pair, 然后一根根加到macth group |
eagerous 发表于 2018-2-12 16:398 E) O3 c3 ~: D% |# D" C0 F 差分对不能加到Match group里面吧 |
还有种方法就是利用约束管理器里面的SIGXPLORER提取拓扑,建ECSET模型,然后对相同拓扑的网络直接赋予模型就好了,一劳永逸 |
pan117 发表于 2018-2-12 10:40 带有器件的感觉匹配的有点随机# h# ^, H) I b9 G7 ?: l4 c+ u1 L 可以先布局布线好,然后导出去Placement,然后删掉电阻器件,在去看规则就是芯片到芯片了,. c, m9 ]7 c2 x- g0 `( S 绕好线后,导进来Placement,器件导回来原处就好了,规则到电阻的DRC可以忽略的 E/ U2 [& E G f |
gavinhuang 发表于 2018-2-12 09:32) |2 H. }6 P: W) f4 b* S$ i 意思就是无法在different pair 下面直接设置是吧: _/ [) z5 m9 R4 K/ t$ @6 |" ~" K |
楼上正解 |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-15 00:25 , Processed in 0.065573 second(s), 38 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050