|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
从网上找了一些解释,感觉不错,先看着:
& K" D8 a/ e* i& ]; a+ hDDR的总线一般分为3组,数据组、地址/控制组、时钟组, j1 H" J- h3 F3 F: O8 c- c. q
9 S- y7 d& y1 k8 n5 S/ U( @其中,数据组由DQ数据线,DM数据屏蔽线,DQS锁存线组成,他们之间有共同的等长关系
! w5 X6 {/ K8 K9 @9 r0 ~0 ~/ D3 e9 U* ]5 M V8 Q4 W
地址/控制组由地址和控制线组成,他们之间又是有共同的等长关系
4 D% y/ F" U/ \8 [. s; T* Q! f9 W7 b
7 E- D- @4 A) t& ]为什么两组线与时钟的等长关系不同?因为速率不同% l; b* S) w" L' u9 M
$ ^" u) r# H, n, a. }0 ^目前DDR的时钟基本上是采用源同步差分时钟。$ N Q5 T1 Y' {4 q* U- y. K
' q3 H- ?' E- \% U6 K6 R0 f# f& e% K数据线在时钟的上升和下降源都采样数据# y" [8 x, K% u8 u; z, o. g
6 x N- N2 x( ]3 \: `7 t
地址/控制线仅在时钟的上升沿采样速据7 ]; T% k/ D2 m% A5 N. M/ d! W$ F/ U) p
' s' W2 e, `0 o, |) g) T: t
数据的速率是同等时钟SDRAM的两倍,因此叫DDR,而地址的速率没有增加。数据比时钟的时序更紧张,因此等长关系会更严格。 |
评分
-
查看全部评分
|