EDA365电子工程师网

标题: LVDS的接受端一定要加100欧电阻吗? [打印本页]

作者: dqwuf2008    时间: 2017-10-26 16:49
hawk1226 发表于 2017-10-27 16:21  W( h. ]9 ~6 {( y* G
LVDS的端接电阻是电路结构要求的,0 \% X, O+ Q" Q9 t! ~2 I. F' o
似乎和反射没关系。
8 d6 ^! H4 k8 U, _6 [8 L8 P0 b
论坛的系统时间错了,现在26号,发的贴子都成27号的了
作者: 673835452    时间: 2017-10-26 17:12
xuexi
作者: dqwuf2008    时间: 2017-10-26 21:50
标题: LVDS的接受端一定要加100欧电阻吗?
如果不加的话会怎么样?! ]- z' s, c& ^6 v, W

作者: 超級狗    时间: 2017-10-26 22:13
LVDS TERMINATION
' Q2 p5 o; L2 D/ v4 jThe single resistor approach is the most common LVDS termination method because of its simplicity. Proper termination not only avoids reflection problems, but also reduces unwanted electromagnetic emissions.3 W; B; x4 M/ i  o, q
2 ~6 s, \  F" A! v9 G* L

" M- n8 J/ z, W, G8 |8 n9 |. @5 I6 a& ~$ P; q

作者: 超級狗    时间: 2017-10-26 22:27
我的經驗是走線短的話沒什麼問題,走線太長的話就看你的運氣。
4 E( m  ^0 D& X' T4 [! r9 K7 D! k- E  k  c, E) Z: z; u' L
前一陣子剛好研究終端電路Termination Circuit),有些文檔是這麼說的。
9 D+ g/ w% c3 s/ b
* J$ V% T) K0 H! O* n7 Z

Reflection Condition.jpg (84.1 KB, 下载次数: 2)

Reflection Condition.jpg

作者: i265    时间: 2017-10-27 08:59
hawk1226 发表于 2017-10-27 16:21
) [3 L' a6 t( m0 c0 a' o7 gLVDS的端接电阻是电路结构要求的,
7 J5 u3 \8 }$ Q1 J$ K* B6 m似乎和反射没关系。

/ d/ b: q: y, ^7 L% K是的   + K- e2 J4 Z0 c! H3 R7 q7 C

作者: 波可_kjrGb    时间: 2017-10-27 09:27
学习
作者: Aston    时间: 2017-10-27 14:48
验证才是大事!
: Y/ s4 ]; O1 {+ q( K; ]  i
作者: hawk1226    时间: 2017-10-27 16:21
LVDS的端接电阻是电路结构要求的,: Q: ]3 Y, ?$ a3 ~2 X
似乎和反射没关系。8 N; F5 d. S: H( T9 d: d
4 ^( d* z& z' t6 o% l1 Y4 ?& y
另外现在是10-26  16:21,发现LZ是在今晚发表的问题。* g0 j4 t3 D, V$ g; X) q
很是恐惧!
作者: cx1194618648    时间: 2017-10-28 10:49
LVDS放送端是一个恒流源,在接受端芯片内部有一个100欧电阻(看芯片),这样回路上产生了恒定的电压。速率也很关键,我们这测试过双绞线走10m左右没问题,但速率为15MHz。一点愚见
作者: cjz351421568    时间: 2017-10-30 11:49
小白表示不懂哦




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2