EDA365电子工程师网

标题: 2017年9月28日QA检查报告节选 [打印本页]

作者: EDA365QA    时间: 2017-9-29 09:10
标题: 2017年9月28日QA检查报告节选
1.两个SMA头连接的时钟线在TOP层包地处理,巴伦建议靠近SMA。
' G2 i2 X( {" P  v7 n
0 \+ x; D" G6 Q6 Q2 c
作者: EDA365QA    时间: 2017-9-29 09:10
1.两个SMA头连接的时钟线在TOP层包地处理,巴伦建议靠近SMA。
3 f5 B3 [9 l6 q/ T
  v. @, h2 I( u* \, X
作者: EDA365QA    时间: 2017-9-29 09:11
3.232器件周边的电容为电源滤波,连线需要加粗.
% D& ]! r! P. L6 Z; D$ C
* M7 E. W8 J6 ?, S: B! z, a2 ]. |
作者: EDA365QA    时间: 2017-9-29 09:11
4.power5的PGND1进入了GND区域5 S4 N" {4 K' u
& i; W) V& W  w0 a  n

作者: EDA365QA    时间: 2017-9-29 09:11
5.DDR的差分对没有与其他信号区分,无法保证差分效果
' g' v8 x6 j; s1 z, U5 G, @0 q: H
" c4 E$ ?1 l" ?
作者: EDA365QA    时间: 2017-9-29 09:11
6.SFC_clk时钟的匹配电阻R21放在连接的中心位置(两端连线)& A" X1 |3 \6 {4 K  V

. \; x3 j5 t5 p& S
作者: EDA365QA    时间: 2017-9-29 09:11
7.这3个电感在内层的掏空是不需要的+ c9 q9 j5 ]1 P

* ]2 b; b; V0 f+ g6 w- o5 m
作者: EDA365QA    时间: 2017-9-29 09:12
8.top面没有贴片器件,无需mark点和钢网文件% R7 W' K# }/ Z0 F7 ~
* I% R2 [. y6 D1 T2 l: U

作者: EDA365QA    时间: 2017-9-29 09:12
本帖最后由 EDA365QA 于 2017-11-1 16:20 编辑
/ J  r4 q" e; N, P3 g4 a
6 S% n4 M6 S! p8 t9.这三路RGB在bottom面没有包地/ v$ A( R- G- K% |

作者: EDA365QA    时间: 2017-9-29 09:12
10.a.CAN信号要按照差分处理;b.CAN器件下要前后隔离,不能穿线& a6 |4 a, E9 P  |; ?4 D, [$ D) {' k

; z" K8 }, k: M9 O' u; W2 ~
作者: xueling2009    时间: 2017-9-29 10:43
EDA365QA 发表于 2017-9-29 09:121 A: b( M  Z$ \1 a
9.这三路RGB在bottom面没有包地

. h( g1 o% q0 O4 U: a如果不包地,空到一定的距离是不是也可以?
! t4 @" x+ b$ y: ~( T
作者: EDA365QA    时间: 2017-9-29 11:17
xueling2009 发表于 2017-9-29 10:436 S8 J0 S) {+ A% T, P( N
如果不包地,空到一定的距离是不是也可以?
: ~: I8 E  ^% e
通常有4W以上也是可以的,但是如果有这么多具体的话完全有空间包地处理了,所以还是推荐包地来防止其他信号干扰模拟线。
作者: Pang8343569    时间: 2017-9-29 11:22
谢谢
作者: guhanzuiying    时间: 2017-9-29 13:25

作者: Haiting32451    时间: 2017-9-29 14:15

作者: wx_SHOh21dw    时间: 2017-9-29 22:30
感谢分享
作者: qilinwang66    时间: 2017-9-30 09:13

作者: xueling2009    时间: 2017-9-30 09:35
xueling2009 发表于 2017-9-29 10:439 N5 g: z- }) E% o# N
如果不包地,空到一定的距离是不是也可以?
% t0 e' f9 ^% o  T0 x# u
谢谢!
, t* v+ Z% B4 F) X5 @$ G! _9 G
作者: Haiting32451    时间: 2017-9-30 10:36

作者: 小四月    时间: 2017-10-24 21:39
学习了
作者: LiuTao166462139    时间: 2017-10-31 14:03
EDA365QA 发表于 2017-9-29 09:120 e) p% [4 R! Y0 Y3 Z
9.这三路RGB在bottom面没有包地

3 U& {: [. ]" u3 [3 F4 G最好是包地处理) G& i4 R" F. ^. X' z

作者: fengyu6117    时间: 2017-11-1 14:10
本帖最后由 fengyu6117 于 2017-11-1 14:13 编辑 ' @& L; k2 `9 `) p. \+ o1 m, ]
EDA365QA 发表于 2017-9-29 09:12' b7 c$ M6 i6 Z8 [( w
9.这三路RGB在bottom面没有包地
+ V) v+ ^; }  W( x& n+ {/ C
个人觉得,如果有完整平面包地没啥用,主要是间距。& P& q' A' U9 x

' x* B) G' o, I+ e2 y# _
作者: fengyu6117    时间: 2017-11-1 14:44
EDA365QA 发表于 2017-9-29 09:123 U, b/ B3 O5 I4 q9 H
10.a.CAN信号要按照差分处理;b.CAN器件下要前后隔离,不能穿线

$ S* R% K  K6 I/ y; z: Z8 o这个不太明白,是为了隔离模拟数字还是防止CAN上有波动干扰到数字端,芯片应该会封装处理好吧,不至于下面不能走线,如果不能走,那应该GND铜皮都要挖空
; s& I' n/ M8 Q
作者: zyh610710    时间: 2017-12-30 12:57
学习




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2