EDA365电子工程师网

标题: 各位,请问如图所示DRC错误是什么意思 [打印本页]

作者: 经过    时间: 2017-9-28 09:48
标题: 各位,请问如图所示DRC错误是什么意思
请问如图所示DRC错误是什么意思?
$ y* v7 u" S- @& N1 y* v# i

粘贴图片(1).png (30.97 KB, 下载次数: 1)

粘贴图片(1).png

作者: Pang8343569    时间: 2017-9-28 09:48
器件间距问题,place bound 相交了。
6 Y' ]* u" a% u" {
作者: 一骨头一    时间: 2017-9-28 10:58
器件位置有干涉
作者: 看海去不去    时间: 2017-9-28 12:34
恩,同上
作者: 丁少_bmPRb    时间: 2017-9-28 12:37
把所有的DRC打开可以看的到是什么问题, 楼上讲的对。 ; M" O5 S: t8 b9 |* Y- \

8 j* e- _. R& O
作者: guhanzuiying    时间: 2017-9-29 07:56
元件太近了   bound相交了
作者: niliudehe    时间: 2017-9-29 15:06
PCB封装中,一般会要求在器件的 place bound 层画一个器件大小轮廓,这个轮廓一般代表器件安装需要空间大小,而楼主这错误表示的是有两个或者几个器件的轮廓重合了,软件认为,这些器件无法能够有效的安装,提示了个RDC
7 Q. n$ R7 B  q; s- l其实这个place bound 还能够用来做一些布局方面的设计,假设有一个10w相同器件的PCB需要布局,而又要求这些器件等间距排布,这时候利用 place bound 属性就能够很好且快速的完成这个事情
作者: dhr8369    时间: 2017-9-30 10:48
器件干涉,检查是不是库做大了,或者有兼容设计,否则要移动下器件了
作者: Pang8343569    时间: 2017-10-9 17:38
一般这种都不用理会
作者: jccj_wan    时间: 2017-10-10 09:05
Pang8343569 发表于 2017-10-9 17:38% m. K2 Z" y4 X9 F$ S& s3 S
一般这种都不用理会

/ @0 f- j6 _7 Q% E! F这个问题可不能不理会,有可能会导致焊接时物料重叠冲突,把placebound层打开,一个个DRC查看,一般placebound做的要比实物大一点,要是实际物料在焊接时不会重叠,那么可以修改下placebound这个shape的大小,让DRC消失。' v' O" s$ t5 |7 N

作者: wolf343105    时间: 2017-10-10 17:25
要一个一个去看.不能忽略.
作者: px673084941    时间: 2017-10-24 16:28
有时候元件交涉并不影响结果。看你是需要不需要。不管如何,PCB verify design后 应该不能有任何错误。
作者: 巴丹先森    时间: 2017-10-27 17:50
一般有丝印的 会将丝印做的跟实体一样大小或略大一点,2 p8 ]9 J+ _5 C: ?
建库时 Bound层有时又会建的更大一点。
3 c5 [# I7 N5 A$ ]1 ]导致package报错,如果板子空间比较紧张的情况下,可以根据实际器件的大小及使用情况进行摆放。
5 J7 ?5 S& b& }. b/ o( Y7 c* H2 WDRC就可以wave掉了
作者: wwj04    时间: 2017-12-28 15:51
元件太近了




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2